首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga+arm

fpga+arm 文章 进入fpga+arm技术社区

Microchip推出低成本PolarFire SoC Discovery工具包 加速RISC-V和FPGA设计

  • 嵌入式行业对基于RISC-V®的开源处理器架构的需求日益增长,但在商用芯片或硬件方面的选择仍然有限。为了填补这一空白并推动创新,Microchip Technology Inc.(微芯科技公司)宣布推出PolarFire® SoC Discovery工具包。通过为嵌入式处理和计算加速提供用户友好、功能丰富的开发工具包,Microchip可帮助各种水平的工程师采用新兴技术。新发布的开源开发工具包具有支持Linux®和实时应用的四核 RISC-V 应用级处理器、丰富的外设和95K低功耗高性能FPGA逻辑元件。
  • 关键字: Microchip  PolarFire  嵌入式系统工程师  RISC-V  FPGA  

IAR推出新版IAR Embedded Workbench for Arm功能安全版

  • 全球领先的嵌入式系统开发软件解决方案供应商IAR宣布:推出其旗舰产品IAR Embedded Workbench for Arm功能安全版的最新版本9.50.3。此次发布进一步加强了IAR支持开发人员创建安全、可靠和符合标准的嵌入式应用程序的承诺,涵盖了汽车、医疗设备、工业自动化和消费电子等多个行业。该版本中最重要的新功能是经过认证的C-STAT,这是专为安全关键应用程序设计的静态代码分析工具。IAR Embedded Workbench for Arm功能安全版v9.50.3符合C++17标准,并新增了
  • 关键字: IAR  IAR Embedded Workbench for Arm  

Verilog HDL基础知识7之模块例化

  • Verilog使用模块(module)的概念来代表一个基本的功能块。一个模块可以是一个元件,也可以是低层次模块的组合。常用的设计方法是使用元件构建在设计中多个地方使用的功能块,以便进行代码重用。模块通过接口(输入和输出)被高层的模块调用,但隐藏了内部的实现细节。这样就使得设计者可以方便地对某个模块进行修改,而不影响设计的其他部分。在verilog中,模块声明由关键字module开始,关键字endmodule则必须出现在模块定义的结尾。每个模块必须具有一个模块名,由它唯一地标识这个模块。模块的端口列表则描述
  • 关键字: FPGA  verilog HDL  模块例化  

Verilog HDL基础知识6之语法结构

  • 虽然 Verilog 硬件描述语言有很完整的语法结构和系统,这些语法结构的应用给设计描述带来很多方便。但是 Verilog是描述硬件电路的,它是建立在硬件电路的基础上的。有些语法结构是不能与实际硬件电路对应起来的,比如 for 循环,它是不能映射成实际的硬件电路的,因此,Verilog 硬件描述语言分为可综合和不可综合语言。下面我们就来简单的介绍一下可综合与不可综合。(1) 所谓可综合,就是我们编写的Verilog代码能够被综合器转化为相应的电路结构。因此,我们常用可综合语句来描述数字硬件电路。(2) 所
  • 关键字: FPGA  verilog HDL  语法结构  

英特尔FPGA Vision线上研讨会亮点抢先看

  • 继宣布将可编程解决方案事业部 (PSG) 作为独立业务部门运营后,英特尔将于3月1日举行FPGA Vision线上研讨会。届时,首席执行官Sandra Rivera和首席运营官Shannon Poulin将分享有关全新企业品牌、公司愿景与战略,以及市场增长机会的更多信息。 英特尔PSG团队诚邀您参加本次线上研讨会,深入了解独立运营的全新FPGA公司,持续增长的市场及客户需求,以及我们旨在助力行业创新加速的产品路线图。与此同时,线上研讨会还将重点介绍FPGA在AI领域的布局,即如何使AI在数据中心
  • 关键字: 英特尔  FPGA  

Nordic与Arm扩展合作关系 签署最新低功耗处理器设计、软件平台和安全IP许可协议

  • 挪威奥斯陆 – 2024年2月20日 –  Nordic Semiconductor宣布与世界领先的半导体设计和软件平台企业Arm签署一项多年期Arm Total Access (ATA)授权许可协议。ATA 保证为Nordic当前和未来的产品 (包括多协议、Wi-Fi、蜂窝物联网和 DECT NR+ 解决方案) 提供广泛的Arm® IP、工具、支持和培训。两家企业的合作始于 2012 年,Nordic推出采用Arm技术的nRF51™系列多协议系统级芯片 (SoC)。自那时起,Nordic 公司
  • 关键字: Nordic  Arm  低功耗处理器  Arm Total Access  

Verilog HDL基础知识4之阻塞赋值 & 非阻塞赋值

  • 阻塞赋值语句串行块语句中的阻塞赋值语句按顺序执行,它不会阻塞其后并行块中语句的执行。阻塞赋值语句使用“=”作为赋值符。  例子 阻塞赋值语句  reg x, y, z;  reg [15:0] reg_a, reg_b;  integer count;   // 所有行为语句必须放在 initial 或 always 块内部  initial  begin          x
  • 关键字: FPGA  verilog HDL  阻塞赋值  非阻塞赋值  

Verilog HDL基础知识4之wire & reg

  • 简单来说硬件描述语言有两种用途:1、仿真,2、综合。对于wire和reg,也要从这两个角度来考虑。\从仿真的角度来说,HDL语言面对的是编译器(如Modelsim等),相当于软件思路。 这时: wire对应于连续赋值,如assignreg对应于过程赋值,如always,initial\从综合的角度来说,HDL语言面对的是综合器(如DC等),要从电路的角度来考虑。 这时:1、wire型的变量综合出来一般是一根导线;2、reg变量在always块中有两种情况:(1)、always后的敏感表中是(a or b
  • 关键字: FPGA  verilog HDL  wire  reg  

孙正义拟筹资1000亿美元成立AI芯片企业,与Arm业务互补

  • 软银集团创办人孙正义计划筹资1000亿美元成立AI芯片企业,希望与集团Arm业务互补。孙正义将新人工智能芯片企业计划命名为「伊邪那岐」,这是日本神话中的创造和生命之神的名称,而且孙正义本人将直接领导该计划。在资金方面,目前在考虑中的一个方案是软银将提供300亿美元资金,另700亿美元资金可能来自中东的机构,但最终计划尚未公布。报道指出,孙正义相当看好 AI 发展,声称是 ChatGPT 重度用户,几乎每天都和 ChatGPT 交流。 软银旗下英国芯片企业Arm上市之际,孙正义便表示,自己是人工智
  • 关键字: AI  ARM  软银  

利用FPGA进行基本运算及特殊函数定点运算

  • 一、前言  FPGA以擅长高速并行数据处理而闻名,从有线/无线通信到图像处理中各种DSP算法,再到现今火爆的AI应用,都离不开卷积、滤波、变换等基本的数学运算。但由于FPGA的硬件结构和开发特性使得其对很多算法不友好,之前本人零散地总结和转载了些基本的数学运算在FPGA中的实现方式,今天做一个系统的总结归纳。二、FPGA中的加减乘除1.硬件资源  Xilinx 7系列的FPGA中有DSP Slice ,叫做“DSP48E1”这一专用硬件资源,这是一个功能强大的计算单元,单就用于基本运算的部分有加减单元和乘
  • 关键字: FPGA  数学运算  

FPGA内部自复位电路设计方案

  • 1、定义  复位信号是一个脉冲信号,它会使设计的电路进入设定的初始化状态,一般它作用于寄存器,使寄存器初始化为设定值;其脉冲有效时间长度必须大于信号到达寄存器的时延,这样才有可能保证复位的可靠性。  下面将讨论FPGA/CPLD的复位电路设计。  2、分类及不同复位设计的影响  根据电路设计,复位可分为异步复位和同步复位。  对于异步复位,电路对复位信号是电平敏感的,如果复位信号受到干扰,如出现短暂的脉冲跳变,电路就会部分或全部被恢复为初始状态,这是我们不愿看到的。因此,异步复位信号是一个关键信号,在电路
  • 关键字: FPGA  复位电路  

Verilog HDL基础知识3之抽象级别

  • Verilog可以在三种抽象级别上进行描述:行为级模型、RTL级模型和门级模型。行为级(behavior level)模型的特点如下。1、它是比较高级的模型,主要用于testbench。2、它着重于系统行为和算法描述,不在于系统的电路实现。3、它不可以综合出门级模型。4、它的功能描述主要采用高级语言结构,如module、always、initial、fork/join/task、function、for、repeat、while、wait、event、if、case、@等。RTL级(register tr
  • 关键字: FPGA  verilog HDL  抽象级别  

Verilog HDL基础知识2之运算符

  • Verilog HDL 运算符介绍算术运算符首先我们介绍的是算术运算符,所谓算术逻辑运算符就是我们常说的加、减、乘、除等,这类运算符的抽象层级较高,从数字逻辑电路实现上来看,它们都是基于与、或、非等基础门逻辑组合实现的,如下。/是除法运算,在做整数除时向零方向舍去小数部分。%是取模运算,只可用于整数运算,而其他操作符既可用于整数运算,也可用于实数运算。例子:我们在生成时钟的时候,必须需选择合适的timescale和precision。当我们使用“PERIOD/2”计算延迟的时候,必须保证除法不会舍弃小数部
  • 关键字: FPGA  verilog HDL  运算符  

如何用内部逻辑分析仪调试FPGA?

  • 1 推动FPGA调试技术改变的原因  进行硬件设计的功能调试时,FPGA的再编程能力是关键的优点。CPLD和FPGA早期使用时,如果发现设计不能正常工作,工程师就使用“调试钩”的方法。先将要观察的FPGA内部信号引到引脚,然后用外部的逻辑分析仪捕获数据。然而当设计的复杂程度增加时,这个方法就不再适合了,其中有几个原因。第一是由于FPGA的功能增加了,而器件的引脚数目却缓慢地增长。因此,可用逻辑对I/O的比率减小了,参见图1。此外,设计很复杂时,通常完成设计后只有几个空余的引脚,或者根本就没有空余的引脚能用
  • 关键字: FPGA  逻辑分析仪  

xilinx FPGA中oddr,idelay的用法详解

  • 我们知道xilinx FPGA的selectio中有ilogic和ologic资源,可以实现iddr/oddr,idelay和odelay等功能。刚入门时可能对xilinx的原语不太熟练,在vivado的tools-> language templates中搜索iddr idelay等关键词,可以看到A7等器件下原语模板。复制出来照葫芦画瓢,再仿真一下基本就能学会怎么用了。1. oddroddr和iddr都一样,以oddr为例,先去templates里把模板复制出来。Add simulation s
  • 关键字: xilinx FPGA  oddr  idelay  
共10177条 16/679 |‹ « 14 15 16 17 18 19 20 21 22 23 » ›|

fpga+arm介绍

您好,目前还没有人创建词条fpga+arm!
欢迎您创建该词条,阐述对fpga+arm的理解,并与今后在此搜索fpga+arm的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473