引言
随着现代半导体技术的发展,将整个系统集成在一个芯片上成为可能,即通常所说的片上系统集成soc(system-on-chip)。由于soc的结构特点,dft成为soc设计中的一项关键技术。由于任何一种测试方法的基本原理都是敏化和传递故障,因此不可避免地使电路内部节点的翻转情况变得更加密集,同时逻辑设计所采用的低功耗设计在测试模式下通常无法起作用,从而在测试模式下必然会产生出比正常工作状态大得多的功率消耗。测试功耗问题将会极大影响产品成品率。因此降低测试功耗是所有测试方法在处理高性能电路系统
关键字:
SoC ASIC
产品更新换代频繁的今天,抢占市场先机与提供优异性能同样重要。而soc在提升产品竞争力方面功不可没。fpga ip平台提供了大大简化于传统方法的快速soc设计方案,使设计者能在更短的时间内设计出功能更强大的soc
一直以来,从事消费电子、汽车电子等要求快速上市的产品的设计人员,都面临着设计时间缩短的巨大压力。现在,这种对时间要求比较苛刻的项目设计已经向其他领域转移,包括嵌入式控制和工业设计。加速产品的上市时间越来越重要,产品销售每推迟一周,对生产商就意味着很大的经济损失。举个例子,如果某产品的平均
关键字:
SoC ASIC
随着制造工艺的迅猛发展,mcu在外设集成、性能、功耗及降低成本方面都有了长足的进展,几乎能提供与soc相类似的性能,而且应用数量正日趋增长。特别是基于arm的32位mcu,为soc设计人员提供了快速低廉的设计参考。
系统级芯片(soc)技术可以看作是专用集成电路(asic)的一种新的设计模式,较之asic,其设计周期短,能为设计人员消除设计特殊应用时遇到的障碍。soc的性能接近于成熟的asic,不过它仍需要掩膜,并不能节省asic所需的大部分设计成本。
随着先进的制造工艺将更多外设集成于芯片
关键字:
SoC ASIC
ARM宣布东芝公司(Toshiba Corporation)与博通公司(Broadcom Corporation)授权获得了ARM®; PrimeCell®; 产品,用于高性能片上系统(SoC)设计。 通过签订有关ARM® PrimeCell® 产品的综合授权协议,东芝将在AMBA Designer环境下通过图形用户接口加快开发可直接部署的基础设施解决方案。博通授权获得了ARM®
关键字:
ARM IP PrimeCell SoC设计 博通 单片机 东芝授权 嵌入式系统 SoC ASIC
在现代电子系统设计中,由于可编程逻辑器件的卓越性能、灵活方便的可升级特性,而得到了广泛的应用。由于大规模高密度可编程逻辑器件多采用SRAM工艺,要求每次上电,对FPGA器件进行重配置,这就使得可以通过监视配置的位数据流,进行克隆设计。因此,在关键、核心设备中,必须采用加密技术保护设计者的知识产权。
1 基于SRAM工艺FPGA的保密性问题
通常,采用SRAM工艺的FPGA芯片的的配置方法主要有三种:由计算机通过下载电缆配置、用专用配置芯片(如Altera公司的EPCX系列芯片)配置、采用存储器
关键字:
FPGA SRAM 单片机 加密 嵌入式系统 存储器
通过PCI EXPRESS兼容性测试 - 赛灵思VIRTEX-5 成为全球首个通过所有v1.1标准测试的FPGA 经验证的解决方案使用户可快速采用业界速度最快的、内建低功耗PCI Express 端点模块和串行收发器的65nm FPGA 灵思公司( Xilinx, Inc. (NASDAQ: XLNX))宣布其Virtex™-5&nbs
关键字:
FPGA v1.1标准测试 单片机 嵌入式系统 赛灵思VIRTEX-5
随着微电子技术的不断创新和发展,嵌入式系统已经广泛渗透到科学研究、工程设计、国防军事、自动化控制领域以及人们日常生活的方方面面。由嵌入式微控制器组成的系统其最明显的优势就是可以嵌入到任何微型或小型仪器和设备中。嵌入式系统是指将应用程序、操作系统与计算机硬件集成在一起的系统。它以应用为中心、以计算机技术为基础,而且软硬件可以裁剪,因而是能满足应用系统对功能、可靠性、成本、体积和功耗的严格要求的专用计算机系统1。嵌入式系统与通信、网络技术的结合可以极大地增强网络的智能化与灵活性,拓展通信功能,从而实现各种
关键字:
S3C44B0X Socket 单片机 嵌入式系统 通信 SoC ASIC
与几年前相比,生产嵌入式应用产品的OEM感受到了越来越大的市场压力,产品的新功能和新特性、业界新标准、市场供求、用户对低功耗甚至零功耗的不断追求,以及产品成本等越来越多的因素都会对典型嵌入式设计产生影响,这使得目前市场上的各种应用产品,从纯粹的消费电子(如蜂窝电话、MP3播放器、数码相机)到基础设备(基站、电话系统、WAN交换机等),都产生了变化,这些变化促使研发人员开发更加完善和复杂的软件,并在高端产品上使用大量的FPGA。这些变化同时也将设计者推向了ASIC/SOC与非传统硬件模型——多核设计。
关键字:
DSP SoC 单片机 嵌入式系统 SoC ASIC
赛灵思公司(Xilinx, Inc.)推出业界应用最广泛的集成软件环境(ISE)设计套件的最新版本ISE 9.1i。新版本专门为满足业界当前面临的主要设计挑战而优化,这些挑战包括时序收敛、设计人员生产力和设计功耗。除了运行速度提高2.5倍以外,ISE 9.1i还新采用了SmartCompile 技术,因而可在确保设计中未变更部分实施结果的同时,将硬件实现的速度再提高多达6倍。同时,ISE 9.1i 还优化了其最新65nm Virtex-
关键字:
FPGA ISE 单片机 嵌入式系统 赛灵思
伴随着Internet的迅速发展,IP已经成为综合业务通信的首选协议,其承载的信息量也在成倍增长,如何利用现有的电信资源组建宽带IP网络是近年来研究的热点。目前,比较成熟的技术主要有IP over SDH(POS)和IP over ATM(POA)。POS将IP包直接装入SDH的虚容器中,通道开销少、实现简单,具有自动保护切换功能;POA的复接过程比较复杂,可以通过高系统开销提供较好的服务质量保证(QOS)。从目前的市场看,各大通信设备商都推出了基于POS/POA的产品,但总体成本较高,主要面向的是一些高
关键字:
E1 FPGA 单片机 嵌入式系统 适配电路 通讯 网络 无线
Altera是一个团结紧密的团体,每一个成员都有共同的坚定的信念和为此信念奋斗不息的激情。我从John Daane身上也看到这一点。Daane是一位年轻的CEO,在加入Altera之前,他在LSI Logic公司工作了15年,负责ASIC技术的研发。这又是他们的一个共同特点,这些投身FPGA事业的人物,几乎都曾是ASIC行业的专家。看来他们的确是一群志同道合的人,在若干年前看到FPGA行业发展的大好前景,所以聚到一起来了。 如果现在让我历
关键字:
FPGA
卷积交织和解交织原理简介
在DVB-C系统当中,实际信道中的突发错误往往是由脉冲干扰、多径衰落引起的,在统计上是相关的,所以一旦出现不能纠正的错误时,这种错误将连续存在。因此在DVB-C系统里,采用了卷积交织来解决这种问题。它以一定规律扰乱源符号数据的时间顺序,使其相关性减弱,然后将其送入信道,解交织器按相反规律恢复出源符号数据。
DVB-C的卷积交织和解交织原理为:交织由I=12(I为交织深度)个分支构成。每个分支的延时逐渐递增,递增的单元数M=n/I=204/12=17(M为交织基数)。这里的
关键字:
DVB-C FPGA 单片机 嵌入式系统
通过PCI EXPRESS兼容性测试 - 赛灵思VIRTEX-5 成为全球首个通过所有v1.1标准测试的FPGA 经验证的解决方案使用户可快速采用业界速度最快的、内建低功耗PCI Express 端点模块和串行收发器的65nm FPGA 赛灵思公司宣布其Virtex™-5 LXT FPGA通过了最新的PCI Express端点 v1.1
关键字:
FPGA v1.1标准 VIRTEX-5 测试 单片机 嵌入式系统 赛灵思 测试测量
本文介绍的是利用FPGA并行处理和计算能力,以Altera FPGA Stratix EP1S40为系统控制的核心实现的SOPC。
关键字:
FPGA 图像预处理 系统
11月13日,Altera公司正式发布了业界期盼以久的65nm FPGA—Stratix III 。与此同时Xilinx又更进一步,在同一时间推出了65nm的Virtex-5 LXT系列,这也是时隔半年之后Xilinx推出的第二款65nm 产品。由此,FPGA进入了65nm时代,Altera 与Xilinx也将展开新的技术对垒。
Altera: Stratix III FPGA怎样在获得高性能的同时保持低功耗是65nm领域的最大难题,Altera的解决办法是针对设计中需要的地方提高性能,而把其他地方的功
关键字:
0612_A FPGA 单片机 嵌入式系统 杂志_业界风云
fpga soc介绍
您好,目前还没有人创建词条fpga soc!
欢迎您创建该词条,阐述对fpga soc的理解,并与今后在此搜索fpga soc的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473