首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dsp+fpga

dsp+fpga 文章 进入dsp+fpga技术社区

基于FPGA的图像增强视频处理系统

  • 图像增强处理有很强的针对性,没有统一的评价标准,从一般的图片、视频欣赏角度来说,滤除噪声、扩展对比度、锐化...
  • 关键字: FPGA  图像增强  

星座图聚类分析的QAM信号调制识别算法及DSP实现

  • 星座图聚类分析的QAM信号调制识别算法及DSP实现本文首先讨论基于信号星座图聚类分析的QAM信号识别算法...
  • 关键字: DSP  信号  QAM  

通道控制设计的双余度DSP解决方案

  • 通道控制设计的双余度DSP解决方案具有自动控制功能的电子设备已广泛应用于我国多型机上,用于飞机上各机...
  • 关键字: 通道控制  DSP  

基于FPGA高速并行采样技术的研究

  • 摘要:介绍一种基于四通道ADC的高速交错采样设计方法以及在FPGA平台上的实现。着重阐述四通道高速采样时钟的设计与实现、高速数据的同步接收以及采样数据的校正算法。实验及仿真结果表明,同步数据采集的结构设计和预
  • 关键字: FPGA  高速并行  采样技术    

基于FPGA的三模冗余容错技术研究

  • 摘要:基于SRAM的FPGA对于空间粒子辐射非常敏感,很容易产生软故障,所以对基于FPGA的电子系统采取容错措施以防止此类故障的出现是非常重要的。三模冗余(TMR)方法以其实现的简单性和效果的可靠性而被广泛用于对单粒子
  • 关键字: FPGA  三模冗余  容错  技术研究    

用LatticeXP FPGA 桥接吉比特媒体独立接口

  • 吉比特媒体独立接口是一种以太网接口,简称GMII(Gigabit Media Independent Interface)。简化的吉比特媒体独立接口称为RGMII(Reduced Gigabit Media Independent Interface)。采用RGMII的目的是降低电路成本,使
  • 关键字: 独立  接口  媒体  比特  FPGA  桥接  LatticeXP  

SHARC DSP与SJA1000的CAN总线接口设计

  • SHARC DSP与SJA1000的CAN总线接口设计,本文讨论了DSP与CAN控制器SJA1000的总线接口的差别,提出了SJA1000和SHARC系列DSP接口设计的简单方法和通用方法。测试表明,这种方法的稳定性好,传输效率高。
    关键词: SHARC DSP; SJA1000; CAN现场总线

    引言
  • 关键字: 接口  设计  总线  CAN  DSP  SJA1000  SHARC  

基于FPGA的智能小车设计

  • 摘要:介绍基于FPGA的智能小丰设计,小车包括在FPGA上构建以NiosⅡ嵌入式系统为核心的控制电路、传感器电路、动力及转向电路、LCM电路、温度和湿度测量电路、无线数据收发电路。在NiosⅡ集成开发环境(IDE)缟写C语言程
  • 关键字: 设计  小车  智能  FPGA  基于  

Tensilica 新处理器IP主打数据平面和信号处理

  •   Tensilica今天骄傲地宣布以其面向密集计算数据平面和DSP(数据信号处理器)如成像、视频、网络和有线/无线基带通信的处理器IP巩固了其在IP内核领域的领导者地位,任何需要庞大数据处理的应用都将极大都受益于这些突破性功能――通过内建Tensilica面向SOC的Xtensa® LX4数据平面处理器(DPU)可以将这些应用数据带宽提高4倍!   新的Xtensa LX4 DPU支持更高的本地数据存储位宽,最高到每周期1024比特,支持更宽的128位VLIW(超长指令字)指令,从而提高指
  • 关键字: Tensilica  DSP  

莱迪思和HELION TECHNOLOGY发布了适用于LatticeECP3 FPGA系列的压缩和加密IP核

  •   莱迪思半导体公司和Helion Technology今日宣布一系列适用于LatticeECP3 FPGA系列的压缩和加密的IP核现已上市。该系列具有有效载荷压缩系统核,提高了有限信道带宽的利用率,因此非常适合微波回程应用、宽带无线接入适用于802.16e(WiMAX)以及潜在的其他多链路多输入-多输出(MIMO)应用中的使用。在LatticeECP3器件中,IP核可以从500Mbps无缝扩展至超过3Gbps,并可用于典型的网络应用中的第2层或第3层。IP核采用了非常强大和成熟的LZRW无损压缩算法,它
  • 关键字: 莱迪思  FPGA  

Altera、Apical和AltaSens联合发布HD宽动态范围视频监控芯片组

  •   延续其在高清晰(HD)宽动态范围(WDR)监控摄像机解决方案上的领先优势,Altera公司、Apical有限公司(UK)以及AltaSens有限公司今天宣布,开始提供业界第一款HD WDR视频监控芯片组。这一独特的芯片组结合了Altera Cyclone® IV E FPGA和安全芯片,支持Apical的HD WDR全图像信号处理(ISP)流水线IP和AltaSens的1080p60 A3372E3-4T图像传感器。这一独特的解决方案能够方便的使用Apical IP,降低了用户在全传感器处理解
  • 关键字: Altera  视频监控  FPGA  

基于FPGA的多路图像采集系统的软件设计

  • 摘要:分析了现有的视频采集方案的研究现状,对如何采用CCD摄像头采集多通道、高分辨率、高质量的图像以及基于FPGA的嵌入式图像采集系统的实现方法做了研究。与传统图像采集系统相比,该系统主要利用四片视频解码芯片
  • 关键字: FPGA  多路  图像采集系统  软件设计    

基于FPGA的空间目标碰撞预警系统

  • 摘要:为了解决空间目标与航天器发生碰撞的问题,设计了一种基于FPGA,以在轨目标三维坐标为待处理数据进行快速并行处理的目标碰撞预警系统。该系统基于Xilinx公司FPGA芯片中的内容可寻址存储器(Content Addressable
  • 关键字: FPGA  目标碰撞  预警系统    

宽带数字信道化接收机的FPGA实现

  • 摘要:为解决现代电子战对接收机处理带宽宽、灵敏度高及实时性处理的要求,提出一种数字信道化接收机的设计方法。在推导高效信道化接收机模型的基础上,采用多相滤波器结构实现的数字信道化接收机。该接收机利用超高
  • 关键字: FPGA  宽带  接收机  数字信道化    

基于FPGA的ARINC429通信协议设计实现

  • 摘要:介绍了在FPGA上利用SoPC技术设计实现某机载数据传榆设备与机载专用计算机进行通信的ARINC429通信协议,实现了对ARINC429数据的一发一收。该系统模块充分利用了FPGA硬件可编程性、高度集成性、实时性的特点。测
  • 关键字: 设计  实现  协议  通信  FPGA  ARINC429  基于  
共9898条 390/660 |‹ « 388 389 390 391 392 393 394 395 396 397 » ›|

dsp+fpga介绍

您好,目前还没有人创建词条dsp+fpga!
欢迎您创建该词条,阐述对dsp+fpga的理解,并与今后在此搜索dsp+fpga的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473