首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dsp+fpga

dsp+fpga 文章 进入dsp+fpga技术社区

零基础学FPGA(二)关于触发器

  •   太书面化的话我就不说了啊,有些东西就像书上写的,真的看着看着就想睡觉了,还是大白话直白哈。   1、关于触发器的分类   触发器呢大体可以按这几个部分分类:1、按晶体管性质分,可以分为BJT集成电路触发器和MOS型集成电路触发器。2、按工作方式分,可分为异步工作方式和同步工作方式,异步工作方式也就是不受时钟控制,像基本RS触发器,同步方式就是受时钟控制,称为时钟触发器。3、按结构方式分,可分为维持阻塞触发器,延边触发器,主从触发器等。4、按逻辑功能分,可分为RS触发器,JK触发器,D触发器,T触发
  • 关键字: FPGA  触发器  

零基础学FPGA (一) 关于我和FPGA

  •   刚开始也不知道写点什么,毕竟我才刚刚认识FPGA不久,也写不出什么东西,就写点关于我的经历吧,反正又不是写书~就随便扯点,就当是我的博客的开篇吧!   我现在是一名大二的学生,读的是一所普通重点本科,也就是非211啦!专业呢,是通信工程。在大学待了也差不多一年半了,给我的整体感觉是,大学丰富的生活是有了,丰富的课余活动甚至冲散了当时我念高中时对理想的追求。一年前,我抱着对大学的无比崇敬迈进了大学校门,刚来嘛,当然要做个乖孩子,每天早上起很早去早读,每次上课都坐第一排,下了课去自习室写个作业,晚上回去
  • 关键字: FPGA  DSP  Labview  

基于蓝牙和DSP的家用医疗保健智能机器人设计

  •   1引言   数字化家庭是未来智能小区系统的基本单元。所谓“数字化家庭”就是基于家庭内部网络提供覆盖整个家庭的智能化服务,包括数据通信、家庭娱乐和信息家电控制功能。   数字化家庭设计的一项主要内容是通信功能的实现,包括家庭与外界的通信及家庭内部相关设施之间的通信。从现在的发展来看,外部的通信主要通过宽带接入Internet,而家庭内部的通信,笔者采用目前比较具有竞争力的蓝牙(Bluetooth)无线接入技术。   传统的数字化家庭采用PC进行总体控制,缺乏人性化。笔者根据
  • 关键字: 蓝牙  DSP  机器人  

迎向SDN与NFV FPGA早已做好准备

  •   网路速度与资料讯息呈现暴炸性的成长,从资料中心、网通乃至于电信业者无不被这样的发展洪流所影响,这也使得晶片业者们开始采取了一些动作,FPGA(可编程逻辑闸阵列)领导供应商Xilinx(赛灵思)可以说是其中之一。        Xilinx有线通讯部门总监Gilles Garcia指出,近年来相当热门的SDN(软体定义网路)与NFV(网路功能虚拟化)预计将在2015年创造近100亿美金的产值,这对于相关产业而言,无疑是相当大的机会。他进一步谈到,看待SDN或是NFV,还是可以分成软体
  • 关键字: Xilinx  SDN  NFV  FPGA  

用可编程模拟器件实现直流伺服电机的速度控制

  •   1 引 言   直流伺服电机具有响应快、低速平稳性好、调速范围宽等特点,因而常常用于实现精密调速和位置控制的随动系统中,在工业、国防和民用等领域内得到广泛应用,特别是在火炮稳定系统、舰载平台、雷达天线、机器人控制等场合。尽管交流伺服电机的发展相当迅速,但在这些领域内还难以取代直流伺服电机。   传统的直流调速系统包含2个反馈环路,即速度环和电流环,采用测速机、电流传感器(霍尔器件)及模拟电子线路实现速度的闭环控制。现代数字直流伺服控制则采用高速数字信号处理器(DSP),直接对速度和电流信号进行采样
  • 关键字: 可编程模拟器件  伺服  DSP  

基于DSP的无刷直流电机伺服系统设计

  •   O 引言   无刷直流电机(简称BLDCM)是一种用电子换向器取代机械电刷和机械换向器的新型直流电动机,具有结构简单,调速性好,效率高等优点,目前已经得到广泛应用。TMS320F2812数字信号处理器是TI公司最新推出的32位定点DSP控制器,器件上集成了多种先进的外设,具有灵活可靠的控制和通信模块,完全可以实现电机系统的控制和通信功能,为电机伺服系统的实现提供了良好的平台。本文设计了以高性能TMS-320F2812DSP芯片为核心的无刷直流电机伺服控制系统。   1 伺服控制系统硬件构成及其工作
  • 关键字: DSP  直流电机  伺服  BLDC  

基于DSP的高精度伺服位置环设计方案

  •   机床是装备制造业的母机,也是装备制造业的引擎。我国“十一五”发展规划明确规定:国产数控机床国内市场占有率要达到60%,高端产品与国际先进水平的差距缩小到5年以内。   作为数控机床的重要功能部件,永磁同步电机伺服驱动装置是数控机床向高速度、高精度、高效率迈进的关键基础技术之一。随着新的微处理器、电力电子技术和传感器技术在伺服驱动装置的应用,伺服驱动器的性能获得极大的提高。如日本的安川公司利用新的微处理器,以及通过扩充新的控制算法,速度频率响应提高到了1.6kHz,具有自动测定
  • 关键字: DSP  伺服  机床  

基于DSP的稳定平台伺服系统的设计研究

  •   在伺服电机和伺服驱动器组成的高性能稳定平台伺服系统中,需要实时地获得伺服电机的转角和转速信息,高速高精度的传感器以及相应的外围电路设计是必不可少的。由于单片机自身资源的局限性,难以满足现在伺服系统高精度、高运算率以及快速实时性的要求。在稳定平台伺服控制系统中,DSP已经逐渐取代单片机,成为主流芯片。本设计采用TI公司的32 bit浮点型DSP芯片TMS320F28335,其工作时钟频率高达150 MHz,具有强大的运算能力,能够实时地完成复杂的控制算法。片内集成了丰富的电机控制外围部件和电路,简化了控
  • 关键字: DSP  伺服系统  

美高森美与 New Wave DV合作开发用于以太网和光纤通道解决方案的创新网络产品和IP内核

  •   致力于在电源、安全、可靠和性能方面提供差异化半导体技术方案的领先供应商美高森美公司(Microsemi Corporation) 宣布与New Wave Design & Verification (New Wave DV)合作开发网络硬件和光纤通道IP内核。现在,PMC/XMC 卡和IP内核均可用于美高森美的SmartFusion2® SoC FPGA和IGLOO2® FPGA器件,能够为用以太网和/或光纤通道的新型国防、航空航天、企业网络和存储应用加快开发周期。   美高
  • 关键字: 美高森美  FPGA  DDR3  

京微雅格:打破高端通用芯片“硅谷神话”

  •   4家美国公司用近9000项专利构筑的知识产权壁垒,让60多家企业先后折戟,巨额投入付之东流……这样的领域,足以让后来者望而却步。然而,一家中国公司却另辟蹊径,精研知识产权规则,自主开发出FPGA芯片并实现了量产,成为世界上硅谷以外唯一成功的挑战者。   FPGA,现场可编程逻辑门阵列,代表了国家重大科技专项“核高基”中的“高”——高端通用芯片中的一种,京微雅格的董事长兼CEO刘明博士更愿意叫它&ldq
  • 关键字: 京微雅格  芯片  FPGA  

DSP编程技巧之31---答疑解惑哪家强之(6)

  •   答疑解惑哪家强?当属我们EEPW最强。。。接下来继续我们的答疑解惑。   35. 虽然可用的存储空间看起来比section的长度要大,但是链接器为何提示“placement fails for object”?   这种情况一般是因为段的空间的分配是并不是我们想象中的连续的一个紧挨一个,而是被编译器给“分块”管理了。在内存地址分配时,一个段需要完全适配到页(page)中,或者从页的边界开始连续分配;为了满足这个要求,段在分配到页中时,可能无法完全利用
  • 关键字: DSP  cmd  

Altera演示FPGA中业界性能最好的DDR4存储器数据速率

  •   Altera公司今天宣布,在硅片中演示了DDR4存储器接口,其工作速率是业界最高的2,666 Mbps。Altera的Arria® 10 FPGA和SoC是目前业界唯一能够支持这一速率DDR4存储器的FPGA,存储器性能比前一代FPGA提高了43%,比竞争20 nm FPGA高出10%。硬件设计人员现在可以使用最新的Quartus® II软件v14.1,在Arria 10 FPGA和SoC设计中实现2,666 Mbps DDR4存储器数据速率。视频演示表明,鲁棒的存储器接口能够工作在2
  • 关键字: Altera  FPGA  DDR4  

一种基于DSP控制的液晶显示屏的设计及实现

  •   近年来,随着低价格、高性能DSP芯片的出现,DSP已越来越多地被应用于高速信号采集、语音处理、图像分析处理等领域中,并且日益显示其巨大的优越性。而液晶显示屏更以其显示直观、便于操作的特点被用作各种便携式系统的显示前端。传统的液晶显示往往采用单片机控制。但在系统有大量高速实时数据的情况下,单片机由于受到处理速度的限制就显得力不从心。为了解决这些问题,本文提出了一种基于DSP控制的液晶显示屏的设计,有效地解决以上所遇到的问题。   1 SED1335控制器的介绍   AT-320240Q1型液晶显示屏
  • 关键字: DSP  ED1335  

基于FPGA的数字日历设计

  •   基于FPGA设计数字日历可以实现以软件方式设计硬件的目的,无需购买专用数字芯片,从而克服了传统利用多片数字集成电路设计数字日历存在焊接麻烦、调试繁琐、成本较高等问题。而且,基于FPGA的数字日历与传统系统相比,在设计灵活、开发速度、降低成本、计时精度、功能实现上都得到大幅度提升,能够更好地满足人们日常生活的需要。   本文介绍如何利用VHDL硬件描述语言设计一个具有年、月、日、星期、时、分、秒计时显示功能,时间调整功能和整点报时功能的数字日历。在QuartusⅡ开发环境下,采用自顶向下的设计方法,建
  • 关键字: FPGA  QuartusⅡ  

Altera Quartus II软件v14.1支持业界第一款具有硬核浮点DSP模块的FPGA实现TFLOP性能

  •   Altera公司今天发布其Quartus II软件v14.1,扩展支持Arria 10 FPGA和SoC——FPGA业界唯一具有硬核浮点DSP模块的器件,也是业界唯一集成了ARM处理器的20 nm SoC FPGA。Altera最新的软件版本可立即支持集成在Arria 10 FPGA和SoC中的硬核浮点DSP模块。用户现在可以选择三种独特的DSP设计输入流程,DSP性能达到业界领先的1.5 TFLOPS。软件还包括多项优化,加速Arria 10 FPGA和SoC设计时间,提高了
  • 关键字: Altera  Quartus II  FPGA  
共9903条 164/661 |‹ « 162 163 164 165 166 167 168 169 170 171 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473