首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dsp+fpga

dsp+fpga 文章 进入dsp+fpga技术社区

基于FPGA的脱机手写体汉字识别系统

  •   1设计摘要   1.1项目背景   汉字作为非字母化、非拼音化的文字,在当今高度信息化的社会里,如何快速高效地将汉字输入计算机,已成为影响人机交流信息效率的一个重要瓶颈。目前,汉字输入主要分为人工键盘输入和机器自动识别输入两种,其中人工键入速度慢且劳动强度大。自动识别输入分为语音识别和汉字识别两种,其中汉字识别是将汉字点阵图形转换成电信号,然后输入给数字信号处理器或计算机进行处理,依据一定的分类算法在汉字字符集合中识别出与之相匹配的汉字。因此,研究脱机手写体汉字识别的目的就是解决汉字信息如何高速输
  • 关键字: FPGA  神经网络  汉字识别  

基于USB3.0和FPGA的多串口传输系统设计

  •   多串口数据通信技术主要研究数据的多串口采集、存储和处理。由于串口通信技术的广泛应用,使得多串口采集卡一直是研究的热点,从早期的基于PCI总线的多串口数据采集卡到后来的基于USB的多串口数据采集卡,以及现在的基于USB3.0的多串口数据采集卡。   PCI采集卡由于使用不方便,逐渐被淘汰,目前USB传输系统被广泛应用。USB2.0理论传输速度为480Mb/s,而USB3.0的传输速率可高达5Gb/s,且在USB2.0的基础上又增加了超高速传输模式。本文设计的系统中有80个485传输通道,每个通道的速率
  • 关键字: USB3.0  FPGA  PCI  

2014首届清华大学TI杯汽车电子创新大赛圆满落幕

  •   日前,首届“TI杯”汽车电子创新大赛决赛于10月18日在清华大学举行。此次大赛由清华大学汽车工程系协同全球领先的模拟与嵌入式处理领导厂商德州仪器(TI)共同举办。从2014年4月发布大赛信息时至评选结果出炉,历时半年时间。经过清华大学汽车工程系教授和德州仪器资深工程师组成的专业评委团队的遴选,最终由该校王翔宇同学带领团队凭借其提交的“分布式驱动小车的安全性设计”摘得桂冠,获得了本次大赛的一等奖。清华大学汽车工程系的教授李建秋、高大威、杨福源、马春生、张云
  • 关键字: TI  MCU  DSP  

高云发布FPGA产品-朝云系列

  •   广东高云半导体科技股份有限公司(以下简称“高云半导体”)今日宣布推出拥有完全自主知识产权的现场可编程门阵列(FPGA)朝云™产品系列。可广泛用于通信网络、工业控制、工业视频、服务器、消费电子等领域,帮助用户降低开发风险,迅速克服产品上市时间带来的挑战。   朝云™产品系列在目前FPGA市场上处于中密度范围,逻辑单元从18K LUT到100K LUT。其中有两个家族产品,分别为GW2A和GW3S。前者采用台积电(TSMC)的55nm工艺,后者采用台积电的
  • 关键字: 高云  FPGA  GW2A  

国产FPGA的“新声”——高云半导体FPGA系列产品面世

  •   2014年10月29日 上海IC-China讯,广东高云半导体科技股份有限公司(简称高云半导体)今日召开新产品发布会,宣布推出拥有我国完全自主知识产权的三大产品计划:    现场可编程门阵列(FPGA)朝云™产品系列;    现场可编程门阵列(FPGA)云源™设计软件;    基于现场可编程门阵列(FPGA)的IP软核平台—星核计划。    拥有完全自主知识产权的现场可编程门阵列(FPGA)朝云™产品系列。   
  • 关键字: FPGA  高云  朝云  

基于FPGA的机载显示系统架构设计与优化

  •   随着航空电子技术的不断发展,现代机载视频图形显示系统对于实时性等性能的要求日益提高。常见的系统架构主要分为三种:   (1)基于GSP+VRAM+ASIC的架构,优点是图形ASIC能够有效提高图形显示质量和速度,缺点是国内复杂ASIC设计成本极高以及工艺还不成熟。   (2)基于DSP+FPGA的架构,优点是,充分发挥DSP对算法分析处理和FPGA对数据流并行执行的独特优势,提高图形处理的性能;缺点是,上层CPU端将OpenGL绘图函数封装后发给DSP,DSP拆分后再调用FPGA,系统的集成度不高
  • 关键字: FPGA  DSP  ASIC  

Sckipio 获得CEVA-XC通信DSP内核授权许可

  •   CEVA公司宣布,Sckipio Technologies公司已经获得授权许可,在全球首个G.fast调制解调器芯片组中使用CEVA-XC DSP内核。CEVA DSP内核具有卓越性能,为Sckipio的G.fast调制解调器提供了在现有铜轴电缆方案上实现1Gbps宽带接入的处理能力。   全新G.fast超宽带标准要求使用高性能矢量技术来达到巨大的用户吞吐量。Sckipio通过充分利用CEVA-XC DSP内核和数项独特的CEVA-XC DSP机制,达到有史以来最高的矢量性能—&mda
  • 关键字: VA-XC  DSP  

高云半导体FPGA系列面世 为国产FPGA注入活力

  •   广东高云半导体科技股份有限公司(简称高云半导体)在IC-China上召开新产品发布会,宣布推出拥有我国完全自主知识产权的现场可编程门阵列(FPGA)朝云™产品系列、现场可编程门阵列(FPGA)云源™设计软件、基于现场可编程门阵列(FPGA)的IP软核平台——“星核计划”三大产品。   三大系列产品详细情况如下:   1.拥有完全自主知识产权的现场可编程门阵列(FPGA)朝云™产品系列   朝云™产品系
  • 关键字: 高云  FPGA  

新思科技Synopsys与高云半导体就FPGA设计软件签署多年OEM协议

  •   为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司日前宣布:已与广东高云半导体科技股份有限公司(Gowin Semiconductor)就Synopsys SynplifyPro FPGA综合工具签署一项多年OEM协议。该协议将使高云的客户能够改善逻辑综合运行时间,并为GowinGW2A/3S FPGA系列实现更高质量的时序、面积及功耗设计。高云半导体已与Synopsys合作把Synplify Pro集成到用于其GW2A/3S FPGA系列的GOWINTM设计套件
  • 关键字: Synopsys  FPGA  DSP  

FPGA研发之道(13)-设计不是凑波形(三)RAM

  •   在FPGA内部资源中,RAM是较为常用的一种资源。   通常实例化RAM中,一种使用为BLOCK RAM 也就是块RAM 。另外资源可以通过寄存器搭,也就是分布式RAM。前者一般用于提供较大的存储空间,后者则提供小的存储空间。   在实际应用过程中,一般使用的包括,单端口、双端口RAM,ROM等形式等不同的形式。 实际应用中FIFO也是利用RAM和逻辑一起实现的。   对于一块RAM中,其能够例化的深度是有限的。例如cyclone4的RAM9k中可以例化的资源如下所示:     
  • 关键字: FPGA  RAM  ROM  

FPGA研发之道(12)-设计不是凑波形(二)FIFO(下)

  •   FIFO在FPGA设计中除了上篇所介绍的功能之外, 还有以下作为以下功能使用:   (1) 内存申请   在软件设计中,使用malloc()和free()等函数可以用于内存的申请和释放。特别是在有操作系统的环境下,可以保证系统的内存空间被动态的分配和使用,非常的方便。如果在FPGA内部实现此动态的内存分配和申请,相对来说较为复杂,例如某些需要外部数据存储且需动态改变的应用需求下,需要对FPGA外部DDR(或SRAM等)的存储空间,进行动态的分配和释放。通过使用FIFO作为内存分配器,虽然比不上软件
  • 关键字: FPGA  FIFO  SRAM  

FPGA研发之道(11)-设计不是凑波形(一)FIFO(上)

  •   FIFO是FPGA内部一种常用的资源,可以通过FPGA厂家的的IP生成工具生成相应的FIFO。FIFO可分为同步FIFO和异步FIFO,其区别主要是,读写的时钟是否为同一时钟,如使用一个时钟则为同步FIFO,读写时钟分开则为异步FIFO。一般来说,较大的FIFO可以选择使用内部BLOCK RAM资源,而小的FIFO可以使用寄存器资源例化使用。   一般来说,FIFO的主要信号包括:   实际使用中,可编程满的信号(XILINX 的FIFO)较为常用,ALTERA的FIFO中,可以通过写深度(即写入
  • 关键字: FPGA  FIFO  RAM  

解析FPGA低功耗设计

  •   在项目设计初期,基于硬件电源模块的设计考虑,对FPGA设计中的功耗估计是必不可少的。笔者经历过一个项目,整个系统的功耗达到了100w,而单片FPGA的功耗估计得到为20w左右,有点过高了,功耗过高则会造成发热量增大,温度高最常见的问题就是系统重启,另外对FPGA内部的时序也不利,导致可靠性下降。其它硬件电路的功耗是固定的,只有FPGA的功耗有优化的余地,因此硬件团队则极力要求笔者所在的FPGA团队尽量多做些低功耗设计。笔者项目经历尚浅,还是第一次正视功耗这码事儿,由于项目时间比较紧,而且xilinx方
  • 关键字: FPGA  低功耗  RTL  

基于FPGA的报文数据分析模块的设计

  •   摘要:网络报文数据的记录和分析在智能化变电站中尤为重要,通过对整个通信过程的记录可以为事故分析及运行维护提供依据。本文提出了一种基于FPGA技术、结合相关通信协议的报文数据分析系统的设计方案,实现了报文数据分析系统的各功能子模块,通过仿真运行验证了系统良好的处理能力。   引言   随着计算机技术、通信技术及网络技术的迅速发展,基于这三种核心技术的自动化智能装置在电网控制中的作用越来越突出。其中以交换式以太网和光纤光缆实现的网络通信系统已经逐渐成为变电站的重要单元。   如何记录、分析某个智能单
  • 关键字: FPGA  以太网  IEC61850  PHY  CPU  MAC  201411  

基于DaVinci™平台的网络视频解码系统分析与设计

  •   摘要:随着视频压缩技术的不断发展,单路1080p@60Hz分辨率的视频可以压缩到几兆进行传输,一个百兆网口可以传输多达10多路的IP视频信号。目前的服务器单纯依靠CPU进行软解码已经显得非常吃力[1];匹配高性能的服务器或者配置多台服务器却有存在高成本的压力。针对这些现状,本文设计了一个基于TI的DaVinci™平台的网络视频解码系统。验证结果显示,采样该网络视频解码系统,可以使得单台服务器增加上百路的IP视频解码,同时不影响服务器的其它性能,性能可靠且成本有很大优势。   1 TI 8
  • 关键字: DaVinci  IP视频  CPU  Linux  FPGA  201411  
共9897条 169/660 |‹ « 167 168 169 170 171 172 173 174 175 176 » ›|

dsp+fpga介绍

您好,目前还没有人创建词条dsp+fpga!
欢迎您创建该词条,阐述对dsp+fpga的理解,并与今后在此搜索dsp+fpga的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473