- 电磁干扰(EMI)是一种会通过导致意外响应或完全工作实效从而影响电气/电子设备性能的能量。 EMI是由辐射电磁场或者感应电压和电流产生的。当前高速数字系统中的高时钟频率和短边率也会导致EMI问题。 传导和发射
- 关键字:
EMI 可编程 干扰 时钟
- SDH微波传输电路是同步数字传输电路,电路中每个SDH传输设备都成为网元,电路中所有站点的网元时钟频率和相位都必须控制在预先确定的容差范围内,以保证电路中各个中继、交换节点的全部数据信息实现正确有效的中继和
- 关键字:
时钟 同步 传输 微波 SDH
- 利用IEEE 1588和Blackfin嵌入式处理器实现设备时钟同步,本文介绍原版IEEE 1588-2002标准以及更新版本IEEE 1588-2008中的改进内容。由于IEEE 1588在一些目标应用中越来越重要,因此ADSP-BF518 Blackfin嵌入式处理器中也集成专用硬件来支持IEEE 1588。本文将概要介绍其功能,并通过一个示例来展示利用ADSP-BF518处理器解决方案获得的时钟同步性能结果。
- 关键字:
设备 时钟 同步 实现 处理器 IEEE Blackfin 嵌入式 利用
- 1 字时钟同步方式的基本理论 为了应对高清时代所带来的挑战,满足环绕立体声的制作条件,国内各大电视台都在陆续投入使用的高清电视演播室及转播车中采用了全数字化的音频系统。因此,有必要明确一些关于字时
- 关键字:
同步 方式 时钟 系统 音频 数字
- 1 引言 作为数字通信网的基础支撑技术,时钟同步技术的发展演进始终受到通信网技术发展的驱动。在网络方面,通信网从模拟发展到数字,从TDM网络为主发展到以分组网络为主;在业务方面,从以TDM话音业务为主发展到
- 关键字:
发展 现状 技术 同步 时钟
- 1. 概述
MM58167B作为总线型微处理系统中的实时时钟源,其内部包括一个可寻址的实时计数器、56 bit片内RAM和两个输出中断,而且POWER DOWN引脚的有效信号可使芯片进入省电工作模式。该芯片的时间基准是一个32.768
- 关键字:
实时 时钟 理系 处理 总线 MM58167B
- 近几年来,随着变电站自动化水平的提高,在综自变电站中计算机监控系统、微机保护装置、微机故障录波装置以及各类数据管理机得到了广泛的应用,而这些自动装置的配合工作需要有一个精确统一的时间。当电力系统发生
- 关键字:
GPS 时钟 变电站 系统
- 在电力系统、CDMA2000、DVB、DMB等系统中,高精度的GPS时钟系统(GPS同步时钟)对维持系统正常运转有至关重要的意义。 那如何利用GPS OEM来进行二次开发,产生高精度时钟发生器是一个研究的热点问题。 如在DVB-T
- 关键字:
GPS 时钟 方案 系统
- 根据MCS-51单片机内部定时计数器的特点,提出一种通过时定时计数器中断间隔时间进行累加的软时钟设计方法,并在此基础上提出通过改变时间处理方式的进一步优化方法。此方法不仅简化了程序设计,节省了硬件开销,而且提高了电脑时钟的定时精度,具有广泛的应用价值。
- 关键字:
优化 方法 设计 时钟 单片机 中软 MCS-51
- 随着集成技术的不断发展,基于锁相环(PLL)的硅芯片时序解决方案的应用越来越普遍,为那些需要多种频率的设计方案提供了更洁净、更稳定的时钟选择方案。本文的目的在于详细论述采用硅芯片时序解决方案来解决时序设计
- 关键字:
设备 设计 应用 娱乐 数字 扩频 时钟 相环
- 基于APIC时钟的嵌入式Linux内核实时化研究,在分析目前Linux的各种实时化方法的基础上,提出了基于APIC时钟修改的方法,以获得更高的硬实时性能。对APIC中断函数进行修改,将APIC中断和8254中断排序,使得硬实时中断的优先级大于普通8254中断,从而获得了更高的实时性能。多组仿真实验验证了该方法的有效性。
- 关键字:
内核 实时 研究 Linux 嵌入式 APIC 时钟 基于
- 凌力尔特公司 (Linear Technology Corporation) 推出硅振荡器 LTC6992,该器件是 TimerBloxTM 硅定时器件系列的最新成员。LTC6992 针对 3.81Hz 至 1MHz 的输出频率提供简单和准确的脉冲宽度调制 (PWM) 功能。该器件的频率可用 1 至 3 个电阻器设定,具有保证低于 1.7% 的频率误差。此外,频率可以通过单独的控制电压来动态地控制。输出脉冲宽度 (占空比) 简单地用一个 0V 至 1V 的模拟信号控制。LTC6992 在加电后 500
- 关键字:
凌力尔特 时钟 LTC6992
- FPGA全局时钟资源相关原语及使用, FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元(IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂
- 关键字:
相关 使用 资源 时钟 全局 FPGA
- 嵌入式时钟管理器的设计与实现, 目前,在嵌入式产品的研发中,低档微处理器软件多采用裸机开发模式实现。在这种开发模式中,常有如下需求: (1) 在经历特定的时间段后,执行特定操作; (2) 根据给定周期执行特定操作。 传统的作法是利用
- 关键字:
实现 设计 管理 时钟 嵌入式
- 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
- 关键字:
DSP设计 电源 时钟 干扰 布局
时钟介绍
时钟的概念多用于数字语音交换机,因为数字交换对于以时隙为单位的交换单位而言,其时间性的重要程度非常高。为保证交换机的正常工作,每套交换系统都必须配置精度极高的时钟发生器,用于交换系统内部工作。系统内部的时钟一般称为内时钟。
如果两套交换系统协调工作,那么必须要在两套系统之家,也就是两个内时钟之间进行协调,保证两个时钟同步工作,这就是时钟同步,对于每套系统的内时钟而言,另一套系统的内时钟即为外时钟 [
查看详细 ]
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473