新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 一种基于FPGA技术的雷达现行调频信号的实现方法

一种基于FPGA技术的雷达现行调频信号的实现方法

——
作者:邱军海,宋杰,关键,唐小明 时间:2007-01-26 来源:《电子工程师》 收藏

引言

线性调频信号可以获得较大的压缩比,有着良好的距离分辨率和径向速度分辨率,作为一种常用的脉冲压缩信号,已广泛应用于高分辨率雷达领域[1]。传统的获得线性调频信号主要借助模拟方法,由于模拟方法对环境温度比较敏感、信号波形比较单一、难以实现高的线性调频度、电路复杂及信号间的相关性不理想等,从而制约了雷达整机性能的提高[1]。

本文引用地址:https://www.eepw.com.cn/article/21442.htm

dds(直接数字频率合成)技术是解决这一问题的最好办法,dds技术从相位的概念出发进行频率合成,采用数字采样存储技术,可以产生点频、线性调频、ask、fsk等各种形式的信号,并且其幅度和相位一致性都很好,具有电路控制简单、方便灵活、可靠性高、相位精确、频率分辨率高、频率切换速度快、输出信号相位噪声低、易于实现全数字化设计等突出的优点。

在雷达系统中采用dds技术可以灵活地产生不同载波频率、不同脉冲宽度、不同脉冲重复频率等参数的信号,为雷达的设计者提供了全新的思路。

1 dds技术的基本原理

dds是一种全数字化的频率合成器,由相位累加器、正弦波形rom存储器、d/a转换器和低通滤波器构成,如图1所示。

输出信号波形的频率表达式为:

式中,fclk为参考时钟频率,δφ为相位增量,表现以多大的间隔对信号相位进行累加,也称为频率控制字,n为相位累加器的位数。

由式(1)看出,dds的频率分辨率即最低频率为:

所以,只要n足够大,dds可得到很小的频率间隔,要改变dds的输出信号的频率,只要改变δφ即可。

可见,当参考时钟频率给定后,输出信号的频率取决于频率的控制字,频率分辨率取决于累加器的位数,相位分辨率取决于rom的地址线位数,幅度量化取决于rom的数据字长和d/a转换器的位数。

2 基于fpga的dds软件编程产生线性调频信号

利用专用dds芯片是目前比较流行的信号产生方法,专用dds芯片把所有功能集中在一块芯片上,需要设计者依次为平台进行开发[3]。而基于fpga(现场可编程门阵列)的dds软件编程则根据dds技术的基本原理,充分利用了fpga作为大规模芯片的资源优势和高速运算能力,除了能产生专用dds芯片所具备的单频连续波、非连续波、各种形式的线性调频信号以外,还可以借助fpga庞大的资源优势和内部存储器,使非线性调频等更复杂的信号更容易实现。

2.1 系统构成

在具体实现过程中主要采用一块基于fpga的雷达信号处理卡,既可以采集来自雷达接收机的中频、视频信号并对其进行数字信号处理,又可以自身模拟产生雷达中频、视频信号进行数字信号处理或不处理直接送往雷达信号处理机。雷达信号处理卡的硬件电路结构图如图2所示。

fpga采用xilinx公司的10万门fpga芯片xc2s100e,其配置芯片为xilinx公司的1mbit容量prom芯片xc18v01,以主动串行方式对fpga进行上电配置,a/d、d/a转换器分别为adi公司12位高速a/d数转换芯片ad9224与14位高速d/a转换芯片ad9764。sram采用cypress公司的256k×16bits sram芯片cy7c1041。

设计中利用fpga实现32位/33mhz的pci接口逻辑,进行实时信号采集和传输控制,由于fpga具有层次化的存储器系统,其基本逻辑功能块可以配置成16×1、16×2或32×1的同步ram,或16×1的端口同步ram。因此,可以在fpga内部配置高速双口sam用来作为信号传输的数据缓冲器。同时,为了节省fpga的内部逻辑资源,在fpga外围配置了适当的sram用来存储数据。

结合本处理卡的结构特点,硬件采用fpga与高速d/a方案产生线性调频信号,在fpga内部实现dds电路,fpga输出全数字线性调频信号送往高速d/a转换器得到最终的模拟线性调频信号,由于本处理卡采用pci总线结构,因此可通过计算机实时修改线性调频信号的参数设置,改善了人机接口,提高了系统的灵活性。

2.2 fpga软件编程实现线性调频信号的原理

图1所示的dds电路产生的是固定频率的正弦波信号,信号频率受相位增量δφ控制,若要产生线性调频信号,则必须实时改变δφ,使δφ根据频率步进量fstep而线性变成,因此,基于fpga软件编程实现线性调频信号时,需要在fpga内部实现频率累加器、相位累加器、正弦波形rom存储器等电路,fpga软件编程实现线性调频信号的原理图如图3所示。

产生线性调频信号时,每来一个时钟脉冲,软件编程控制频率累加器产生线性增加的瞬时频率,然后经过相位累加器运算输出线性调频信号的瞬时相位,以此相位值寻址正弦值存储表,通过查表得到与相位值对应的幅度量化值;在下一个周期来临时,频率累加寄存器一方面将在上一个时钟周期作用后所产生的新的频率数据反馈到频率加法器的输入端,以使频率加法器继续累加,频率累加的瞬时值与上一个周期相位累加器反馈到相位加法器输入端的数据累加,然后再依此周期累加的相位值重新寻址正弦值存储表,得到对应的幅度量化值。依此循环,幅度量化值经累加,并经d/a转换器得到连续的阶梯波,经低通滤波器滤除高频分量,最后即可得到所需线性调频信号[4]。

已知系统工作时钟fclk、频率累加器与相位累加器位数n,要产生中频为f0、带宽为b、时宽为t的线性调频信号,其频率步进编程见图4。在fpga软件编程时只需计算起始频率fstart和频率步进量fstep即可。

起始频率fstart和频率步进量fstep计算公式如下:

vhdl语言中数值表示方法采用二进制,所以通过式(3)、式(4)计算的结果二进制数,无量纲。

经过频率累加器输出的是严格线性增长的瞬时频率。在实际过程中,相位累加器的输出是经过相位截断再进行寻址,从而引入了一定的相位误差,虽然这一误差会影响到线性调频信号的线性度,但是调频斜率为相位的二次导数,相位截断误差本身已很小,所以对调频线性度的影响就更小了。

2.3 fpga的软件编程实现线性调频信号的部分程序

本程序完全遵照上述的fpga软件编程实现现行调频信号的原理编写,采用vhdl语言来进行描述,以下是部分源程序。

1)线性调频脉冲信号产生(系统时钟频率40mhz,线性调频脉冲信号脉宽25μs,中频1.5mhz、调频带宽1mhz)

dds_fstart<=“000001100110011001100110”,//设置线性调频信号初始频率为1mhz,由式(3)可计算出

dds_phase_start<=“0000000000000000000000”;//设置线性调频信号初始化初始相位为0

dds_fstep<=conv_std_vector(419,43);//设置线性调频信号频率步进为419.43,对应调频带宽为1mhz,时宽为25μs,由式(4)可计算出

2.4 与dds专用芯片方法的比较

由于基于fpga的dds软件编程同样利用了dds技术的基本原理,主要部分均由频率累加器、相位累加器、相位幅度转换器组成,所以与dds专用芯片方法的方法一样,所产生的信号具有可通过编程灵活控制参数、具有高的调频线性度、频率稳定度等dds技术特有的优点。但是与dds专用芯片方法相比,有自己的优势和不足。

由输出信号的频率分辨率δf=fclk/2n可知,本系统的参考时钟频率为fclk为40mhz,相位累加器的位数n为24位,而dds专用芯片,如ad9854的相位累加器的位数n为48位,虽然本系统产生的线性调频信号在精度和速度上略有不足,但已能基本满足绝大多数系统的使用要求。若要产生更低频率及更精确的波形,可以提高分辨率并相应减小基准时钟,这在fpga中实现起来相比比较容易。

另一方面,基于fpga的系统功能完全取决于设计需求,可以复杂也可以简单,而且fpga芯片还可在系统现场升级,使系统具有较大的可扩展性。另外,将dds设计嵌入到fpga芯片所构成的系统中,只是充分利用了fpga的系统的软件资源,其系统的硬件成本并不会增加多少,而购买专用dds芯片则使系统的硬件成本和体积等增加很多,因此,采用基于fpga的dds软件编程技术具有较高的性价比,并提高了系统的性能和可靠性。

3 实验结果

首先对vhdl代码进行了时序仿真,然后将编译综合后的bit文件下载到fpga芯片中进行系统联调。实验表明,采用fpga软件编程技术较好地实现了线性调频信号的产生,而且信号波形比较稳定。

图5为利用modelsim软件对比设计所产生的信号进行仿真得到的时序仿真图,从中可以看出,在每个触发周期内,所产生信号的变成频率在不断线性增加,可较明显地看出产生的是线性调频信号。

图6为实际调试过程中产生的一个脉宽为7μs,中频为7.5mhz,调频带宽为5mhz的线性调频脉冲信号在示波器上的截图。从图中可以看出,本系统所产生的线性调频信号取得了较好的效果,能够满足实际工程中的应用,在雷达系统中有较好的应用前景。

本文原理以及基本系统亦可用于构成产生相位编码脉冲信号等其他形式的复杂雷达信号形式,具有较大的可扩展性。



关键词:

评论


相关推荐

技术专区

关闭