Arasan 推出业界首款双模 xSPI/eMMC PHY IP

Arasan Chip Systems 近日推出了其宣称的业界首款集成 xSPI NOR 闪存与 eMMC NAND 闪存支持的组合型 PHY IP(物理层接口知识产权)。这款 xSPI + eMMC Combo PHY IP 现已上市,专为需要高可靠性引导存储与高性价比大容量数据存储的 SoC 和 MCU 设计。
对于《eeNews Europe》读者——尤其是从事嵌入式、汽车电子、工业控制、航空航天或医疗设备设计的工程师而言,这一发布意义重大:它直面一个长期存在的设计权衡难题——是选择用于启动和关键代码的高可靠性 NOR 闪存,还是选择用于海量数据存储的高密度 NAND 闪存?Arasan 的方案承诺无需重复部署 PHY、引脚或硅片面积,即可同时支持两种存储类型。
单一 PHY 同时支持 NOR 与 NAND
该新型 IP 将 xSPI PHY 与 eMMC 5.1 PHY 集成于单一模块中,使设计人员能够通过同一个物理层接口支持两种不同的存储协议。Arasan 特别强调该组合方案适用于国防与航空航天等任务关键型应用——在这些场景中,NOR 闪存因其高可靠性常被用于系统引导,而 NAND 闪存则用于大容量数据存储。公司还指出,医疗设备及其他生命攸关系统也是其重点目标市场。
通过提供统一的 NOR/NAND PHY 解决方案,Arasan 实质上告诉客户:不再需要分别授权并集成两个独立的 PHY IP 模块来覆盖不同类型的存储器。这可显著简化 SoC 架构,尤其适用于那些必须从 NOR 可靠启动,同时又需存储大量数据的设计。
共享 I/O 架构,节省引脚与芯片面积
Arasan 表示,xSPI + eMMC Combo PHY IP 基于共享 I/O 与模拟前端架构构建。相比分立式 PHY 实现方案,这种共享设计可显著减少引脚数量和硅片占用面积,从而降低系统成本与功耗。
Arasan 销售副总裁 Ron Mabry 表示:
“这款双模 PHY 使客户能够通过单一、低引脚数的 IP 无缝支持 eMMC 和新一代 xSPI 器件,有效降低系统成本并加速产品上市。随着 xSPI + eMMC Combo PHY IP 的推出,Arasan 持续推动存储接口 IP 创新的边界。”
该组合 PHY 可与 Arasan 现有的 xSPI + eMMC Combo 控制器 IP 无缝集成,客户可根据需求选择授权完整的“控制器+PHY”匹配解决方案。
丰富产品组合,即刻可用
Arasan 称,其 eMMC IP 已获得超过 200 项授权,并自视为 xSPI IP 领域的领先供应商。此前,公司已分别覆盖 NOR 与 NAND 闪存市场,如今更进一步实现两者融合。xSPI + eMMC Combo PHY IP 现已开放授权,支持主流晶圆厂从 28nm 至 3nm 的先进工艺节点。
在嵌入式系统日益追求“以更小面积实现更多功能”的背景下,Arasan 的组合式 PHY 方案正体现了存储接口 IP 向更高集成度演进的行业趋势。


评论