新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 英诺赛科PCB layout 设计案列分享1----高压单管

英诺赛科PCB layout 设计案列分享1----高压单管

作者: 时间:2025-03-14 来源:大大通 收藏

Layout设计中的几个关键步骤是布局、走线、铺铜、散热,GaN的Layout设计也不例外。

反激拓扑是GaN的典型应用,快充场合常用。该拓扑在地线的处理上都需特别注意,如下图所示,Layout时辅助绕组地、IC信号地功率地在bulk电容处汇合,避免IC地受干扰导致驱动振荡。



在GaN应用时,Layout上还需注意以下方面:

1) 由于电流检测电阻的存在,此种场合GaN的开尔文脚与源极直接连接,否则电流采样电阻失去作用。

2) Source端与bulk电容地的走线尽可能短、粗,减小寄生电感LS。

3) 驱动电路和功率电路分开布置,避免干扰

4) 驱动IC及驱动电路尽量靠近GaN一些,减小驱动回路的走线和面积

5) 高压场合,GaN的漏源极交叠铜皮的寄生电容尽量小,以优化开关loss。



下面为DFN封装的高压GaN在65W快充应用中的案例:





QR反激拓扑,GaN在高网下无法零电压开通,GaN的漏极和源极的铺铜如果形成寄生电容,会额外增大开通loss,该案例的Layout中避免了该问题,由左图可见。同时,GaN的功率回路和驱动回路在布局上较好的分开,避免了功率电路对驱动电路的干扰。

另由图可见,通过中间层的大铺铜将辅助电源的地和功率的地线相连,地线的处理干净清晰.

本文引用地址:https://www.eepw.com.cn/article/202503/468129.htm


评论


相关推荐

技术专区

关闭