新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 高性能FPGA中的高速SERDES接口

高性能FPGA中的高速SERDES接口

作者: 时间:2011-04-20 来源:网络 收藏

  莱迪思还为设计人员提供了完整的PCI Express开发套件。如图3所示,莱迪思的PCI Express开发套件是一个完全集成的开发平台,提供了一个完整的硬件/软件开发环境,以加速评估PCI Express技术。该套件包括PCI Express系统设计所需的各种元件,其中包括莱迪思的PCI Express端点IP核、 RTL源代码、项目指南和几个演示文件,从控制到数据的应用、驱动程序、图形用户界面及一块评估电路板。

Lattice PCI Express开发套件

图3 Lattice PCI Express开发套件

  无线协议:CPRI 与 OBSAI

  通用公共无线( CPRI )和开放基站架构组织( OBSAI等)是针对无线基础设施的两种流行的基于分组的协议标准。LatticeECP3 也支持这些标准。如图4所示, LatticeECP3 的 /PCS ASIC模块支持CPRI / OBSAI物理层。莱迪思还提供完全支持各自协议栈的CPRI ( 3.0规范)和OBSAI等( OBSAI-RP3 - 01 )的IP核。

用LatticeECP3支持CPRI/OBSAI协议栈

图4 用LatticeECP3支持CPRI/OBSAI协议栈

  此外, LatticeECP3 还支持针对实现多跳的低延迟变化要求。在新的远程无线前端(RRH )拓扑结构中,系统要求能够测量和补偿在多跳情况下发生的延迟变化。为了支持这项工作,非常仔细地设计了ECP3 PCS块,使链路延迟变化确定并一致。此外,字对齐延迟变化也是可测量的,一旦知道这个值,在补偿寄存器中就会得到报告,从而可以进行系统级的补偿。

图5 用ECP3的 SERDES/PCS实现短延迟选择

  SMPTE

  活动图像和电视工程师协会(SMPTE )按照SDI或串行数字制定了一套标准。这些标准包括: SMPTE 259M-标准清晰度串行数字(SD - SDI)、SMPTE 292M -高清晰度串行数字接口(HD - SDI ) ,以及SMPTE 424M - 3Gbps串行数字接口( 3G-SDI) 。



关键词: SERDES FPGA 性能 接口

评论


相关推荐

技术专区

关闭