利用数字电位计AD5292构建30V低成本DAC
为改善电路精度,可以用两个外部电阻降低AD5292上的基准电压,如图5所示,由此便可在有限的电压范围内提供全部10位分辨率(游标DAC)。数字电位计通常具有±20%的端到端电阻容差误差,由于数字电位计与外部电阻之间存在匹配误差,因此会影响电路精度。AD5292则具有业界领先的±1%电阻容差性能,有助于克服电阻匹配误差问题。

图5:通过降低基准电压来构建游标DAC,从而改善INL性能(原理示意图,未显示去耦和所有连接)
这种情况下:
缩小范围内的1 LSB可以通过下式计算:
相对于最高基准电压V1,游标DAC的等效分辨率为:
图6显示利用图5的游标DAC电路而获得的INL(以 V1为基准)曲线。
图6:游标DAC的INL(以V1为基准)
AD5292具有一个20次可编程存储器,可以在上电时将输出电压预设为特定值。
为了使本文所讨论的电路达到理想的性能,必须采用出色的布局、接地和去耦技术(请参考教程 MT-031 和教程 MT-101)。至少应采用四层PCB:一层为接地层,一层为电源层,另两层为信号层。
|
常见变化
AD5291 (8位、内置20次可编程上电存储器)和AD5293(10位、无上电存储器)均为±1%容差数字电位计,同样适合本应用。
4.096 V低成本基准电压源ADR5044也不失为一种选择。R1/R2比值可以根据不同的基准电压进行适当调整。
评论