新闻中心

EEPW首页 > 手机与无线通信 > 设计应用 > 解决串行接口中的信号完整性问题(05-100)

解决串行接口中的信号完整性问题(05-100)

—— 解决串行接口中的信号完整性问题
作者:Tundra公司时间:2009-02-20来源:电子产品世界

  一直以来,信号完整性都是模拟工程师考虑的问题,但是随着数据链接的传输速率向GHz级发展,数字硬件设计人员现在也必须关注这个重要的问题。

本文引用地址:http://www.eepw.com.cn/article/91474.htm

  目前,芯片之间的高速链接已经获得了广泛的应用,用于提高较窄的总线带宽的吞吐量。一些最新的DSP和处理器已经开始采用RapidIO对于很多硬件设计人员来说,芯片间通讯使用超过300MHz的总线速率是一个新的挑战,而设计出GHz级数据传输速率的高质量数据链接则要求更多的细心和了解,才能确保电路板设计和噪音不会损害到性能。

  本文探讨设计人员可能会面临的一些信号完整性() 问题和注意事项,重点介绍他们面临的问题,并提出一些建议。为了举例说明如何应用这些原则,本文介绍了一种16 端口串行RapidIO交换机。

  注意事项

  信号质量非常重要,在串行RapidIO 中,它是通过接收眼的大小和形状来量化的。接收眼是一种无限延续的轨迹,在接收眼中,波形会随着上一个轨迹不断延续(图1)。如果信号路径中吸收了噪音或其它随机信号,便会引起信号抖动和接收眼收缩,从而导致信号质量下降。

  

 

 

  图1 包含一个接收眼图的范围轨迹

  

 

 

  图2 脉冲过冲和下冲的典型特征

  在超过300MHz 的频率上,适用于较低频率电路板设计的大部分最佳做法都需要修改。FR4材料或许还能够成功用作基础材料,但是在更高的频率上,则需要在阻抗计算和轨迹建模中重新考虑材料的介电常数和损耗系数。通孔通路的设计也变得十分重要,因为未使用的管状长度会表现出同较厚的电路板和背板不匹配的阻抗。请贴出设计模拟以便对性能进行检验,并注意信号完整性不太理想的路径,同时指出串音区域。


上一页 1 2 下一页

关键词: Tundra SI 串行

评论

技术专区

关闭