新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > TI与MIT提出0.6V DSP设计

TI与MIT提出0.6V DSP设计

作者:时间:2011-03-07来源:网络收藏

)与麻省理工学院()共同在2011年)上提出了一款工艺的移动应用处理器---可在下运行的超低功耗处理器。

本文引用地址:http://www.eepw.com.cn/article/257891.htm

工艺节点上的低功耗处理器,需要从电路形式和存储器的优化到定制低功耗时钟线 的系统级设计方法”。低功耗设计领域专家、教授Anantha Chandrakasan说:“该芯片使用了低功耗设计方法学,以确保在超低电压下可处理智能手机应用程序

该文描述了一种处理极低功耗设计问题的方法。在低电压下,深亚微米工艺节点MOS管片内阈值电压的随机偏差会导致电路功能出错。

在设计中还存在静态时序的问题,标准元件的分布延时在低压下不再是高斯随机变量。

的这篇文章中说:“传统的基于高斯分布的统计静态时序分析(SSTA)工具,在电压下对延时存在10-70%的低估。而一种新的统计静态时序分析技术可以将时序设计的精确度改进到小于8%”。精确分析低功耗时序的能力可以避免过大的设计余量,以降低对面积和高压工作性能的影响。

(译自Electronicsweekly>,原作者Richard Wilson)



评论


相关推荐

技术专区

关闭