新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于可编程逻辑器件PLD的数字电路设计方案

基于可编程逻辑器件PLD的数字电路设计方案

作者:时间:2009-11-21来源:网络收藏

  2.2 处理

  原理图或程序完成之后,选择好器件并进行引脚定义,然后编译优化得到编程文件的界面如图2所示。

编译优化得到编程文件的界面

  2.3 检查

  编译结束后,建立波形文件进行仿真,注意波形文件需要先保存,保存文件名和源文件一致才能进行仿真。结果如图3所示。

仿真结果

  仿真结果达到目的,符合设计要求。这时可以把编译生成的*.pof文件下载到选定的器件使用。用以上方法实现的器件,修改起来非常方便,只需要修改程序重新编译下载即可,任何类型的计数器都可以在实现。

  3 结 语

  随着电子技术的高速发展,C和FPGA器件在集成度、功能和性能(速度及可靠性)方面已经能够满足大多数场合的使用要求。用C,FPGA等大规模取代传统的标准集成电路、接口电路和专用集成电路已成为技术发展的必然趋势。是逻辑器件家族中发展最快的一类器件,它出现使得产品开发周期缩短、现场灵活性好、开发风险变小,随着工艺、技术及市场的不断发展,产品的价格将越来越便宜、集成度越来越高、速度越来越快,再加上其设计开发采用符合国际标准的、功能强大的通用性EDA工具,可编程逻辑器件的应用前景将愈来愈广阔。


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭