首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 数字电路

数字电路 文章

【E问E答】数字电路为啥总是低电平有效吗?

  •   事实上,它是由常用的电路结构所决定的,低电平时电路往往有较高电平时更低的环路阻抗,而低阻抗则意味着抗干扰能力更强。结合实际讲一个有用的例子来加深印象:  我们有的同学可能已经学习了这样的一条PCB布线规则-----在条件许可的情况下,高电平有效线要尽量缩短,低电平有效的线则尽量延长----这一条规则的存在基础就是基于低电平时环路阻抗比较低,抗干扰能力比较强才起来的。  如OC或OD电路要控制一个电平就是通过它这个开关的通断来实现的。有在上拉电阻的情况下,开关接通,得低电平;开关切断,得高电平。这样,为
  • 关键字: 数字电路  低电平  

数字电路设计之需要注意的几个点

  •   这是一个在逻辑设计中注意事项列表,由此引起的错误常使得设计不可靠或速度较慢,为了提高设计性能和提高速度的可靠性,必须确定设计通过所有的这些检查。  可靠性  1. 为时钟信号选用全局时钟缓冲器BUFG!  不选用全局时钟缓冲器的时钟将会引入偏差。  2. 只用一个时钟沿来寄存数据  使用时钟的两个沿是不可靠的,因为时钟的某沿或者两个沿会漂移。如果时钟有漂移而且你只使用了时钟的一个沿,你就降低了时钟边沿漂移的风险。这个问题可以这样来解决:就是允许CLKDLL自动纠正时钟的占空比,以达
  • 关键字: 数字电路  

相近又有所区别,解析射频和数字电路设计的差异

  • 相近又有所区别,解析射频和数字电路设计的差异-就高速数字电路而言,虽然电压还是重点关注对象,但是其设计方法和射频电路的设计方法相近,也需要考虑阻抗阻抗匹配,因为反射电压的存在会导致额外的误码率。
  • 关键字: 射频电路  数字电路  

数字电路之时序电路

  • 数字电路之时序电路-在《数字电路之如雷贯耳的“逻辑电路”》、《数字电路之数字集成电路IC》之后,本文是数字电路入门3,将带来「时序电路」的讲解,及其核心部件触发器的工作原理。什么是时序电路?
  • 关键字: 数字电路  时序电路  触发器  电路设计  

数字电路之数字集成电路IC

  • 数字电路之数字集成电路IC-在上一期《数字电路之如雷贯耳的“逻辑电路”》中我们了解了基本的逻辑电路,本期将讲解数字IC的基础和组合电路。
  • 关键字: 数字电路  逻辑IC  COMS  TTL  

数字电路之如雷贯耳的“逻辑电路”

  • 数字电路之如雷贯耳的“逻辑电路”-本文我们将从“数字意味着什么?”开始,讲解数字电路的基本设计方法。什么是“模拟”和“数字”。在自然界中,象声音、温度、光等信息是以连续的值进行变化的。这种连续值就称作“模拟”。
  • 关键字: 数字电路  逻辑电路  模拟电路  

高速PCB布线的四大技巧和要领

  • 高速PCB布线的四大技巧和要领-在高速PCB的设计过程中,布线是技巧最细、限定最高的,工程师在这个过程中往往会面临各种问题。本文将首先对PCB做一个基础的介绍,同时对布线的原则做一个简单讲解,最后还会带来非常实用的四个PCB布线的技巧和要领。
  • 关键字: PCB布线  pcb  数字电路  

数字电路中的几个基本概念

  • 数字电路中的几个基本概念-建立时间(setuptime)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器...
  • 关键字: 数字电路  建立时间  保持时间  

学习FPGA需要注意的几个重要问题

  • 学习FPGA需要注意的几个重要问题-如何学好FPGA呢,很多人很困惑,多数停留在基础位置徘徊,我就这方面问题给大家谈几点自己的看法。
  • 关键字: FPGA  数字电路  HDL语言  

扫盲贴:模拟电路与数字电路差异化你真的“懂”吗?

  • 扫盲贴:模拟电路与数字电路差异化你真的“懂”吗?-作为一位硬件工程师,必须面对的就是两个基本电路:模拟电路和数字电路。下面我们就来了解一下这两个电路的基本知识。 一、模拟电路与数字电路的定义及特点: 模拟信号 处理模拟信号的电子电路。模拟二字主要指电压(或电流)对于真实信号成比例的再现。
  • 关键字: 模拟电路  数字电路  模拟信号  

详细教学高速数字电路经典设计与仿真

  • 详细教学高速数字电路经典设计与仿真- 高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度、电阻匹配及电磁干扰、串扰等。
  • 关键字: 数字电路  

布线工程师如何充分掌控时钟信号?

  • 这些时钟定义可能是也可能不是布线工程师需要定义时钟树根以在不同工作模式之间获得最优延迟 及平衡歪曲率的领域。前工序及布线工程师之间围绕这些信息的高级别信息沟通以及理解布线工程师怎样运用这些信息,将大幅优化物理设计流程的CTS过程。
  • 关键字: 时钟信号  CTS  布线  数字电路  

模拟电路与数字电路差异化你真的“懂”吗?

  •   作为一位硬件工程师,必须面对的就是两个基本电路:模拟电路和数字电路。下面我们就来了解一下这两个电路的基本知识。   一、模拟电路与数字电路的定义及特点:   模拟信号   处理模拟信号的电子电路。“模拟”二字主要指电压(或电流)对于真实信号成比例的再现。   1、函数的取值为无限多个;   2、当图像信息和声音信息改变时,信号的波形也改变,即模拟信号待传播的信息包含在它的波形之中(信息变化规律直接反映在模拟信号的幅度、频率和相位的变化上)。   3.初级模拟电路
  • 关键字: 模拟电路  数字电路  

【E问E答】时钟晶振32.768KHz为什么是15分频?

  •   时钟晶振32.768KHz为什么是15分频?  实时时钟晶振为什么选择是32768Hz的晶振,在百度上搜索的话大部分的答案都是说2的15次方是32768,使用这个频率的晶振,人们可以很容易的通过分频电路得到1Hz的计时脉冲。但是话有说回来了,2的整数次方很多为什么偏偏选择15呢?  以下是关于时钟晶振频率选择所需要考虑的几点:  1.频度越高计时精度越高,误差越小。  2.由于各种原因,每个晶振的实际频率与其标称频率之间也存在偏差。  3.晶振的工作环境对晶振的频率也有影响,用晶振的频率稳定度来表示不
  • 关键字: 晶振  数字电路  
共131条 1/9 1 2 3 4 5 6 7 8 9 » ›|   

数字电路介绍

数字电路    定义:      用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。 数字逻辑电路分类   按功能来分:   1、组合逻辑电路   简称组合电路,它由最基本的的逻辑门电路组合而成。特点是:输出值只与当时的输入值有关,即输出惟一地由当时的输入值决定。电路没有记忆功能,输出状态随着输入状态的 [ 查看详细 ]

热门主题

FPGA    DSP    MCU    示波器    步进电机    Zigbee    LabVIEW    Arduino    RFID    NFC    STM32    Protel    GPS    MSP430    Multisim    滤波器    CAN总线    开关电源    单片机    PCB    USB    ARM    CPLD    连接器    MEMS    CMOS    MIPS    EMC    EDA    ROM    陀螺仪    VHDL    比较器    Verilog    稳压电源    RAM    AVR    传感器    可控硅    IGBT    嵌入式开发    逆变器    Quartus    RS-232    Cyclone    电位器    电机控制    蓝牙    PLC    PWM    汽车电子    转换器    电源管理    信号放大器    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473