新闻中心

EEPW首页 > 模拟技术 > 设计应用 > ModelSim功能及使用入门

ModelSim功能及使用入门

作者:时间:2012-03-26来源:网络收藏

是工业界最优秀的语言仿真器,它提供最友好的调试环境,是作FPGA、ASIC设计的RTL级和门级电路仿真的首选。它支持PC和UNIX、LINUX平台,是单一内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真,编译仿真速度业界最快,编译的代码与平台无关,便于保护IP核,具有个性化的图形界面和用户接口,为用户加快调试提供强有力的手段。全面支持VHDL和Verilog语言的IEEE 标准,以及IEEE VITAL 1076.4-95 标准,支持C语言调用, C的模型,基于SWIFT的SmartModel逻辑模型和硬件模型。

  支持RTL仿真,门级仿真,时序仿真:

  

ModelSim功能及使用入门

  主要特点:

  *采用直接编译结构,编译仿真速度最快;

  *单一内核无缝地进行VHDL和Verilog混合仿真;

  *与机器和版本无关,便于数据移植和库维护;

  *与机器无关的编译代码编于保护和利用IP;

  *简单易用和丰富的图形用户界面,快速全面调试;

  *Tcl/Tk用户可定制仿真器;

  *完全支持VHDL/Verilog国际标准,完全支持Verilog 2001;

  *支持众多的ASIC和FPGA厂家库;

  *集成的Performance Analyzer帮助分析性能瓶颈,加速仿真;

  *灵活的执行模式,Debug模式可以进行高效的调试,效率模式大幅度提高仿真速度。

  *加强的代码覆盖率Code Coverage,能报告出Statement 、Branch、Condition、

  * Expression、Toggle、Fsm等多种覆盖率情况,进一步提高了测试的完整性;

  *同一波形窗口可以显示多组波形,并且能进行多种模式的波形比较(Wave Compare);

  *先进的Signal Spy,可以方便地访问VHDL 或者 VHDL 和Verilog 混合设计中的下层


上一页 1 2 3 下一页

关键词: ModelSim 功能

评论


相关推荐

技术专区

关闭