新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 基于CPLD的光伏逆变器锁相及保护电路设计

基于CPLD的光伏逆变器锁相及保护电路设计

作者:时间:2009-12-04来源:网络收藏


0 引言
在光伏并网系统的逆变器电路中,对电网电压的锁相是一项关键技术。由于电力系统在工作时会产生较大的电磁干扰,因此,其简单的锁相方法很容易受到干扰而失锁,从而导致系统无法正常运行。在这种情况下,设计采用对电网电压进行过零检测后再将信号送人,然后由实现对电网电压进行数字锁相的方法,可以有效地防止相位因干扰而发生抖动或者失锁的现象,保证系统的正常运行。另外,本系统还使用对DSP产生的PWM波控制信号和系统运行时的各项参数进行监控,一旦发现异常,立即使系统停机,并通知DSP发生异常,从而实现了对系统的硬件

本文引用地址:http://www.eepw.com.cn/article/191870.htm


1 系统整体结构组成
本文所介绍的设计方法是5 kW光伏并网发电系统中逆变器的一部分,该光伏并网逆变器可实现额定功率为5 kW的太阳能电池阵列的最大功率跟踪与并网输出。其逆变器的系统结构图如图1所示。

本控制系统由TI DSP2812作为主控芯片,Xilinx CPLD XC9572XL用作数字锁相与电路,XC9572XL为3.3 V内核电压的CPLD,它由4个54V18功能模块组成,可提供1600个5 ns延迟可用门。

2 数字锁相电路的设计与实现
数字锁相电路的系统结构图如图2所示。该电路由数字鉴相器、数字滤波器和数控振荡器组成。

如果把图2所示的数字锁相电路中的数字滤波器看成一个分频器,则其分频比为Mfc/K,此时的输出频率为:
f'=K'△φMfc/K
其中,△φ为输入信号V1与输出信号V2的相位差;fc为环路的中心频率。那么,该数控振荡器的输出频率为:
f2=f1+K'△φMfc(kN)
由于锁定的极限范围为K'△φ=±1,所以,可得到环路的捕捉带:
△fmax=f2max-f1=Mfc(kN)
这样,当环路锁定时,f2=f1其系统稳态相位误差为:
△φ(∞)=NK(f2-f1)/(k'Mfc)
可见,只要合理选择K值,就能使输出信号V2的相位较好地跟踪输入V1的相位,从而达到锁定之目的。如果K值选的太大,环路捕捉带就会变小,这将导致捕捉时间增大;而如果K直太小,则可能会出现频繁进位,借位脉冲。从而使相位出现抖动。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭