新闻中心

EEPW首页 > 电源与新能源 > 业界动态 > Actel为ProASIC Plus和Axcelerator器件推出新型的UTOPIA IP内核

Actel为ProASIC Plus和Axcelerator器件推出新型的UTOPIA IP内核

作者:电子设计应用 时间:2003-05-06 来源:电子设计应用 收藏
公司宣布新增已推出三款优化的系统级知识产权((IP))构件,最适合可与该公司的可重编程、以Flash为基础的ProASIC Plus和高速、以反熔丝为基础的Axcelerator现场可编程门阵列(FPGAs)共同使同用。经新的UTOPIA CoreU1LL、CoreU1PHY和CoreU2PHY DirectCore经由公司的开发、验证和支持,特为新型UTOPIA 内核U1LL、内核U1PHY和内核U2PHY——名为DirectCores将异步传输模式(ATM)通信系统开发商而设,以开发商所的下新一代ATM局域网(LAN)和基于SONET/SDH设备的ATM系统,以及虚拟专用网(VPN)、帧延迟主干和住宅宽带网。

公司IP解决方案高级总监Yankin Tanurhan称说:“今日,许多ATM系统设计人员都都在采用Actel的低成本ProASIC Plus和高速Axcelerator FPGAs,因为它们这些器件提供了最高的设计保密性,并协助系统开发商迅速进入市场。FPGAs与新型UTOPIA IP内核的的结合,让通信设计人员可实时存取低成本构件,以实现明确来完成定义的标准功能,还同时对应用中的某部分器件进行独特的定制又。”

新的Actel 公司FPGA s的新IP内核

CoreU1LL内核U1LL链路层(主)界面和CoreU1PHY内核U1PHY物理层(从)界面符合ATM论坛关于UTOPIA Level 1的技术规范定(2.01版),并支持25 MHz的8位运行,25 MHz。两者均包括独立的传送/接收时钟和界面管脚,可单独使用或组成完整的UTOPIA收发器。CoreU1LL 内核U1LL和CoreU1PHY的占用空间比Actel的最小的器件ProASIC Plus和Axcelerator器件少10%,能腾出更多,FPGA空间进行还多重CoreU1内核或附加用户逻辑。

CoreU2PHY内核U2PHY符合ATM论坛关于UTOPIA Level 2的技术规范定(1.0版),并支持50MHz的16位运行。与CoreU1LL内核U1Ll和CoreU1PHY内核U1PHY一样,CoreU2PHY内核U2PHY也包括了包括独立的传送/接收时钟和界面管脚。此另外,Core内核U2PHY可在单PHY模式支持一个MPHY地址,或在多重PHY模式支持多达32个MPHY地址。

供货

所有内核现已以网上订购单和RTL格式供货,客户也可直接向Actel订购。该公司还提供免费的评估版本。每款内核的资料也可从Actel网站下载数据:http://www.actel.com/products/ip/comm.html。



关键词: Actel

评论


相关推荐

技术专区

关闭