新闻中心

EEPW首页 > 手机与无线通信 > 设计应用 > 基于SOPC 的1553B 总线接口逻辑设计

基于SOPC 的1553B 总线接口逻辑设计

作者:时间:2010-08-31来源:网络收藏

  摘要:针对 协议控制器基本依赖于进口专用芯片现状,提出了以Xilinx 公司Virtex-II Pro FPGA 为核心实现 的系统方案。采用 技术,将PowerPC 405 硬核处理器与集成在一片FPGA 上,从而使系统集成度高、功能强大、扩展性强。通过测试表明,系统工作稳定可靠,满足 总线协议标准。

本文引用地址:http://www.eepw.com.cn/article/157140.htm

  1 引言

  数据总线是飞机航电系统中首先运用的数字电子设备之一,MIL-STD-1553B 就是其典型代表,它利用一条屏蔽的双绞线进行带有时钟信息的数据传输。1553B 具有高可靠性的特点,它已经成为我国航空航天领域广泛采用的军用总线标准。由于1553B 总线协议控制器基本依赖于进口的专用芯片,价格昂贵,还受到限制,并且这些芯片需要很多外围的硬件电路配合工作,如果完成整个总线板的,还需要单独的MCU,集成度不高,这样就在某种程度上限制了能力。随着嵌入式技术的发展,可编程片上系统设计(System on aProgrammable Chip,)技术已经在很多领域得到实际应用。本文采用 技术,以Xilinx 公司的Virtex-II Pro FPGA 为核心,实现1553B 总线传输协议的接口设计。

  2 1553B 数据总线传输协议简介

  现在广泛采用的 1553B 标准是根据1973 年军标1553 原版基础上发展而来的。1553B是一种集中控制式、飞机内部时分指令/响应型多路串行数据总线标准,具有高可靠性和灵活性,已经成为现代航空机载系统设备互联的关键技术,广泛应用于飞机、舰船等武器平台上。1553B 数据总线的传输速率为1Mbps,协议规定3 种字:命令字、数据字和状态字。字的长度为20 个bit,且由3 部分组成:同步头(3bit),消息块(16bit)和奇偶位(1bit)。信息量最大长度为32 个字。总线系统由一个总线控制器(BC)与不多于31 个的远程终端(RT)组成,有时系统中还可以加入总线.(MT),由于终端类型的不同,可辨别出命令字和状态字,命令字由BC 发出,而状态字则由RT 发出。总线上传输的信息格式主要有BC 到RT,RT到BC,RT 到RT,广播方式和系统控制方式。

  3 系统结构及功能

  系统采用 Xilinx 公司的Virtex-II Pro XC2VP30 FPGA 为核心,其内部带有2 个PowerPC405 处理器核。总线接口协议实现是Xilinx Virtex-II Pro 开发系统平台的,Virtex-II Pro开发平台是整个系统的核心,可以快速的搭建1553B 总线实现平台。系统的硬件平台主要由Virtex-II Pro 开发板、总线转换器、总线终端设备和PC 机构成,系统结构如图1 所示。

  在系统的开发中,为了提高开发效率,同时系统主要验证的就是1553B 总线协议模块,因此可以充分利用Xilinx 公司的Virtex-II Pro 开发板。开发板上具有丰富的资源,主要包括:XC2VP30 芯片、SDRAM(可以扩展到2GB)、高速SelectMAP FPGA 配置PROM、RS232 串口、嵌入平台的USB 配置端口、高速系统扩展接口(与FPGA 的I/O 管脚相连)并可选择差分或单端模式、PS2 接口、AC97 音频接口、板上10/100M 以太网设备等等。这些丰富的板上资源为1553B 总线协议逻辑的开发提供了支持。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭