新闻中心

EEPW首页 > 手机与无线通信 > 设计应用 > CPCI数据总线接口的设计与实现

CPCI数据总线接口的设计与实现

作者:时间:2011-07-13来源:网络收藏

FPGA内部逻辑要本地端控制模块,局部的状态控制,同时产生片内的读写时序及地址信号以支持突发传输和单周期传输,因此使用Verilog HDL语言中的状态机来完成上述功能。其状态转换,如图4所示。

本文引用地址:http://www.eepw.com.cn/article/156072.htm

e.JPG



5 测试结果
利用SingnalTap采集到的单周期时序传输图,如图5所示。

a.JPG



6 结束语
以PCI9054为核心介绍了板卡与嵌入式CPU板卡之间高速通信系统的软硬件。PCI9054因其灵活和方便的功能,使操作者只需关心LOCAL BUS电路的时序,并且利用其传输速率高的特性,可以帮助一些对实时性要求较高的系统解决其传输的问题。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭