新闻中心

EEPW首页 > 测试测量 > 设计应用 > 安森美半导体拓展时钟和数据管理产品系列至新型CML、LVDS和ECL接口

安森美半导体拓展时钟和数据管理产品系列至新型CML、LVDS和ECL接口

——
作者:时间:2006-03-28来源:收藏
安森美半导体(ON Semiconductor,美国纳斯达克上市代号:ONNN)拓展了时钟和数据管理解决方案的高性能产品系列,推出NB7L32M、NB4N11M、NB4N11S和NB4L52等高精确度、完全差动接口的集成电路,专为电信、网络、高端计算和自动化测试设备应用而设计。

NB7L32M为配有CML输出的2分频时钟分频器,接受差动低压正射极耦合逻辑(LVPECL)、电流模式逻辑(CML)或低压差动信令(LVDS)输入。NB7L32M的最大输入时钟频率一般为              14吉赫(GHz),抖动典型为130 飞秒(fs),它为时钟控制应用提供特殊精确度和速度。凭借此超常速度,NB7L32M成为基于硅锗的分立时钟和数据管理集成电路的新性能标准。器件以  2.5伏(V)或3.3 V的Vcc进行运行,包括50 欧姆(ohm)的输入端接电阻,并采用节约空间的无铅3 mm x 3 mm QFN-16封装。NB7L32MMNR2G每3,000件的批量单价为27.00美元。 

NB4N11M为配有CML输出的1:2时钟分配芯片,接受差动LVPECL、低压互补金属氧化半导体(LVCMOS)、低压晶体管逻辑(LVTTL)、CML或LVDS输入。NB4N11M的最大输入时钟频率大于2.5 GHz,而且抖动典型为1 皮秒(ps)。其特点为创新开路集电极CML输出,可以在混合电压电平集成电路(1.8 V、2.5 V和 3.3 V)之间实现高速接口。此开路集电极输出结构使运行在与目标集成电路电压不同的信号源可与之进行通信。因为现场可编程门阵列(FPGA)和专用集成电路(ASIC)向更低运行电压发展,该器件替代方案通常使用分立元件进行电平移动,由此增加传播延迟、消耗板空间并增加成本。NB4N11M 无需转换或电平移动。器件以3.3 V 的Vcc进行运行,采用无铅3 mm x 3 mm TSSOP-8封装。NB4N11MDTR2G每2,500件的批量单价为4.13美元。

NB4N11S为配有LVDS输出的1:2时钟分配芯片,接受差动LVPECL、LVCMOS、LVTTL、CML或LVDS输入。其推出拓展安森美半导体行业领先的高性能LVDS接口器件系列。LVDS是FPGA和ASIC的常见信号接口的廉宜价差动选择。但传统的以CMOS为基础的LVDS器件欠缺提供低抖动、严格定时信号所需的速度和精确性。将安森美半导体前沿的双极性功能与LVDS的兼容输出结构相结合,这些LVDS器件可更好地兼容主流集成电路而不牺牲性能。该器件的最大输入时钟频率大于2.0 GHz,抖动典型为500 fs。器件以3.3 V的Vcc运行,采用无铅QFN-16封装。NB4N11SMNR2G每3,000件的批量单价为3.50美元。

NB4L52为配有LVPECL输出的D触发器,接受差动LVPECL、LVCMOS、LVTTL、CML或LVDS输入。NB4L52的最大输入时钟频率典型大于4 GHz,抖动典型为1 ps。NB4L52是与MC100EP52引脚完全一样的升级器件,增加了对2.5 V电源的支持。电压降低令功耗降低,而且不使用时无需连接电源。器件包括 50 ohm端接电阻,采用无铅QFN-16封装。NB4L52MNR2G每3,000 件的批量单价为5.00美元。



关键词: 测量

评论


相关推荐

技术专区

关闭