新闻中心

EEPW首页 > 嵌入式系统 > 新品快递 > 莱迪思今日发布改进了综合和功耗优化的CPLD设计工具

莱迪思今日发布改进了综合和功耗优化的CPLD设计工具

作者:时间:2010-08-18来源:电子产品世界收藏

  半导体公司今日发布了® Classic1.4版。 Classic设计软件已经升级,添加了带有HDL Analyst功能集的Synopsys Synplify Pro,以及改进的ispMACH® 4000ZE CPLD Fitter,具有更好的功耗优化功能。

本文引用地址:http://www.eepw.com.cn/article/111850.htm

  Synplify Pro HDL Analyst为设计师们提供了快速直观地实现高阶寄存器传输级(RTL)Verilog或VHDL的方法。设计师可以在图和源代码之间进行交叉查询,以确保其使用的编码方式对目标CPLD器件来说是最高效的。例如:有限状态机(Finite State Machines,FSM)是CPLD设计中常见的功能。FSM由HDL Analyst自动提取并以气泡图方式显示,带有状态变化箭头和一张状态编码表。

  为了使ispMACH 4000ZE CPLD的动态功耗最小化,现在Classic 1.4 fitter针对未使用的I/O和时钟源自动使能器件的Power Guard功能,从而避免了不必要的内部开关电路的功耗。 Classic 1.4软件还包括针对广受欢迎的ispMACH 4000 CPLD系列而改进的功能和学习资料。4000系列的综合接口已经升级,添加了更多的优化控制和一种参考Synplify 设计约束(Synplify Design Constraint,SDC)文件的方法,用于时序控制。已经扩展了ispLEVER Classic软件的在线帮助功能,这使得使用的CPLD设计将更方便有效。现在的在线帮助包括针对ispMACH 4000架构特性和功耗估计的重要技巧“How To”主题。新的“通用”原理图库文件手册说明了SPLD和CPLD器件系列间通用的逻辑符号。Classic 1.4设计软件随ispVM™系统17.8编程环境一起提供。



评论


相关推荐

技术专区

关闭