首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> xilinx fpga

xilinx fpga 文章 进入xilinx fpga技术社区

零基础学FPGA(四)Verilog语法基基础基础(中)

  •   我们接着上篇文章继续学习,上次提到了两种赋值语句,让我们接着往下学。   1、块语句   块语句包括两种,一个是顺序块,一个是并行块。   (1)顺序快   顺序快就好比C语言里的大括号“{ }”,在Verilog语法中,用begin…end代替。这里只需要知道,在begin…end中间的语句是顺序执行的就行了。   (2)并行块   并行块可以算是一个新的知识点,与顺序块最大的不同就是并行块中的语句是同时开始执行的,要想控制语句的先后顺
  • 关键字: FPGA  Verilog  

零基础学FPGA(三)Verilog语法基基础基础(上)

  •   这几天复习了一下Verilog的语法知识,就借此写写我对这些东西的想法吧。感觉呢,是和C语言差不多,具有C语言基础的朋友学起来应该没什么问题,和C语言相同的地方就不说了吧,重点说一下不同点吧。   1、模块的结构   模块呢,是Verilog的基本设计单元,它主要是由两部分组成,一个是接口,另一个是逻辑。下面举一个小例子说明一下:   module xiaomo (a,b,c,d);   input a,b;   output c,d;   assign c=a|b;   assign
  • 关键字: FPGA  Verilog   

示波器高刷新率是如何炼成的

  •   之前有一篇文章提到《为何示波器厂商从不提及刷新率》,讲述了市面上各示波器厂商在刷新率参数上的市场现状。而很多示波器用户无不关心示波器的刷新率指标,近期我司FAE在与客户交流时,很多客户对ZDS2022示波器具有33万次帧/秒的高刷新率很感兴趣,这样高的刷新率到底是怎样做出来的呢?   什么是波形刷新率?   波形刷新率又叫波形捕获率,指的是每秒钟波形刷新的次数,表示为波形数每秒(wfms/s)。事实上,示波器从采集信号到屏幕上显示出信号波形的过程,是由若干个捕获周期组成的。一个捕获周期包括采样时间
  • 关键字: 示波器  ZDS2022  FPGA  

基于FPGA的无损图像压缩系统设计

  •   摘要:本文简要介绍了图像压缩的重要性和常用的无损图像压缩算法,分析了快速高效无损图像压缩算法(FELICS)的优势,随后详细分析了该算法的编码步骤和硬件实现方案,最后公布了基于该方案的FPGA性能指标。和其他压缩算法相比该方案可极大地减小无损图像压缩系统所需的存储空间和压缩时间。   引言   随着信息技术的巨大革新,数据存储和传输开始在人类生活中变得越来越重要,数据压缩技术因而应运而生,它不仅能减少数据存储所需的空间还可以缓解传输带宽的压力。数据压缩可以分为有损压缩和无损压缩两种,其中有损压缩技
  • 关键字: FPGA  图像压缩  像素点  GOLOMB-RICE  存储器  201501  

2015:工业与汽车电子展望

  •   摘要:通过走访部分电机驱动、汽车电子、测试测量的领先厂商,展望了相关领域的发展趋势。   电机驱动的关键词:高效、一对多和远程控制   纵观2014年,电机控制的发展速度虽然不像消费品那样迅猛,但是一直在不断进步,比如近两年大热的FOC控制和家电变频化,以及因传感器的一些弊端引发的无传感器控制需求,业界都有很强烈的兴趣。   Microchips公司16位单片机产品部产品营销经理Erlendur Kristjansson指出,在接下来几年,采用梯形波或6步逆变器控制的BLDC电机正转向依靠无传感
  • 关键字: 汽车电子  电机驱动  MCU  FPGA  201501  

2015:物联网引领芯片厂商创新

  •   摘要:通过对部分行业有代表性的芯片和软件厂商的走访,折射了2015年及今后物联网芯片的技术和产品走势。包括从技术上,不可忽略大数据的分析/云计算。对部分芯片厂商来说,实际上更关心每个小数据的收集是否安全、可靠。另外,物联网对传感器、传感器枢纽芯片等提出了挑战,并需要良好的能量采集芯片,也需要系统更加节能。物联网的热门研发领域是可穿戴,需要芯片在性能、小型化等方面进行创新。   IoT带来两个意想不到的趋势   Altera公司总裁、CEO兼董事会主席John Daane:当我们展望2015年时,发
  • 关键字: 物联网  以太网  WiFi  FPGA  大数据  云计算  201501  

零基础学FPGA(二)关于触发器

  •   太书面化的话我就不说了啊,有些东西就像书上写的,真的看着看着就想睡觉了,还是大白话直白哈。   1、关于触发器的分类   触发器呢大体可以按这几个部分分类:1、按晶体管性质分,可以分为BJT集成电路触发器和MOS型集成电路触发器。2、按工作方式分,可分为异步工作方式和同步工作方式,异步工作方式也就是不受时钟控制,像基本RS触发器,同步方式就是受时钟控制,称为时钟触发器。3、按结构方式分,可分为维持阻塞触发器,延边触发器,主从触发器等。4、按逻辑功能分,可分为RS触发器,JK触发器,D触发器,T触发
  • 关键字: FPGA  触发器  

零基础学FPGA (一) 关于我和FPGA

  •   刚开始也不知道写点什么,毕竟我才刚刚认识FPGA不久,也写不出什么东西,就写点关于我的经历吧,反正又不是写书~就随便扯点,就当是我的博客的开篇吧!   我现在是一名大二的学生,读的是一所普通重点本科,也就是非211啦!专业呢,是通信工程。在大学待了也差不多一年半了,给我的整体感觉是,大学丰富的生活是有了,丰富的课余活动甚至冲散了当时我念高中时对理想的追求。一年前,我抱着对大学的无比崇敬迈进了大学校门,刚来嘛,当然要做个乖孩子,每天早上起很早去早读,每次上课都坐第一排,下了课去自习室写个作业,晚上回去
  • 关键字: FPGA  DSP  Labview  

迎向SDN与NFV FPGA早已做好准备

  •   网路速度与资料讯息呈现暴炸性的成长,从资料中心、网通乃至于电信业者无不被这样的发展洪流所影响,这也使得晶片业者们开始采取了一些动作,FPGA(可编程逻辑闸阵列)领导供应商Xilinx(赛灵思)可以说是其中之一。        Xilinx有线通讯部门总监Gilles Garcia指出,近年来相当热门的SDN(软体定义网路)与NFV(网路功能虚拟化)预计将在2015年创造近100亿美金的产值,这对于相关产业而言,无疑是相当大的机会。他进一步谈到,看待SDN或是NFV,还是可以分成软体
  • 关键字: Xilinx  SDN  NFV  FPGA  

美高森美与 New Wave DV合作开发用于以太网和光纤通道解决方案的创新网络产品和IP内核

  •   致力于在电源、安全、可靠和性能方面提供差异化半导体技术方案的领先供应商美高森美公司(Microsemi Corporation) 宣布与New Wave Design & Verification (New Wave DV)合作开发网络硬件和光纤通道IP内核。现在,PMC/XMC 卡和IP内核均可用于美高森美的SmartFusion2® SoC FPGA和IGLOO2® FPGA器件,能够为用以太网和/或光纤通道的新型国防、航空航天、企业网络和存储应用加快开发周期。   美高
  • 关键字: 美高森美  FPGA  DDR3  

京微雅格:打破高端通用芯片“硅谷神话”

  •   4家美国公司用近9000项专利构筑的知识产权壁垒,让60多家企业先后折戟,巨额投入付之东流……这样的领域,足以让后来者望而却步。然而,一家中国公司却另辟蹊径,精研知识产权规则,自主开发出FPGA芯片并实现了量产,成为世界上硅谷以外唯一成功的挑战者。   FPGA,现场可编程逻辑门阵列,代表了国家重大科技专项“核高基”中的“高”——高端通用芯片中的一种,京微雅格的董事长兼CEO刘明博士更愿意叫它&ldq
  • 关键字: 京微雅格  芯片  FPGA  

Altera演示FPGA中业界性能最好的DDR4存储器数据速率

  •   Altera公司今天宣布,在硅片中演示了DDR4存储器接口,其工作速率是业界最高的2,666 Mbps。Altera的Arria® 10 FPGA和SoC是目前业界唯一能够支持这一速率DDR4存储器的FPGA,存储器性能比前一代FPGA提高了43%,比竞争20 nm FPGA高出10%。硬件设计人员现在可以使用最新的Quartus® II软件v14.1,在Arria 10 FPGA和SoC设计中实现2,666 Mbps DDR4存储器数据速率。视频演示表明,鲁棒的存储器接口能够工作在2
  • 关键字: Altera  FPGA  DDR4  

基于FPGA的数字日历设计

  •   基于FPGA设计数字日历可以实现以软件方式设计硬件的目的,无需购买专用数字芯片,从而克服了传统利用多片数字集成电路设计数字日历存在焊接麻烦、调试繁琐、成本较高等问题。而且,基于FPGA的数字日历与传统系统相比,在设计灵活、开发速度、降低成本、计时精度、功能实现上都得到大幅度提升,能够更好地满足人们日常生活的需要。   本文介绍如何利用VHDL硬件描述语言设计一个具有年、月、日、星期、时、分、秒计时显示功能,时间调整功能和整点报时功能的数字日历。在QuartusⅡ开发环境下,采用自顶向下的设计方法,建
  • 关键字: FPGA  QuartusⅡ  

Altera Quartus II软件v14.1支持业界第一款具有硬核浮点DSP模块的FPGA实现TFLOP性能

  •   Altera公司今天发布其Quartus II软件v14.1,扩展支持Arria 10 FPGA和SoC——FPGA业界唯一具有硬核浮点DSP模块的器件,也是业界唯一集成了ARM处理器的20 nm SoC FPGA。Altera最新的软件版本可立即支持集成在Arria 10 FPGA和SoC中的硬核浮点DSP模块。用户现在可以选择三种独特的DSP设计输入流程,DSP性能达到业界领先的1.5 TFLOPS。软件还包括多项优化,加速Arria 10 FPGA和SoC设计时间,提高了
  • 关键字: Altera  Quartus II  FPGA  

数字电源为FPGA带来高效率

  •   电源的发展方向可以归结为三方面:一是小型化;第二是高效、高可靠性;第三是智能化或者数字化。其中数字化尤为重要。因为随着数字负载变化,无论是手机、通信设备、工业设备、汽车等的处理器的性能大大增强了,另外其电压数值也大大降低了。例如,以前一个FPGA的内核电压供电是2V或者1V,现在很多FPGA的核心电压只有0.9V或0.8V。如何确保你的电源稳压器能够输出如此低的电压值,同时又能够达到0.5%或者1%的电压稳压精度?挑战在于电压精度越来越难实现,例如1V电压,若达到0.5%精度,需要稳压的电压值只有5m
  • 关键字: Altera  数字电源  FPGA  
共6795条 146/453 |‹ « 144 145 146 147 148 149 150 151 152 153 » ›|

xilinx fpga介绍

  Xilinx FPGA   Xilinx FPGA主要分为两大类,一种侧重低成本应用,容量中等,性能可以满足一般的逻辑设计要求,如Spartan系列;还有一种侧重于高性能应用,容量大,性能能满足各类高端应用,如Virtex系列,用户可以根据自己实际应用要求进行选择。 在性能可以满足的情况下,优先选择低成本器件。   Xilinx FPGA可编程逻辑解决方案缩短了电子设备制造商开发产品的时间 [ 查看详细 ]

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473