首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> spartan.fpga

spartan.fpga 文章 进入spartan.fpga技术社区

FPGA为车用微控制器提升设计灵活性

  • 在汽车电子中广为采用的微控制器(MCU)正快速面临时间和成本的压力。使用MCU的主要优势一直以来都是lsquo;创造具有高性价比的高阶系统整合rsquo;。然而,在此一优势之下,有一些与元件本身相关的潜在成本是超乎于其
  • 关键字: FPGA  车用  微控制器    

基于LabVIEW的FPGA模块FIFO深度设定实现

  • 为了解决基于LabVIEWFPGA模块的DMAFIFO深度设定不当带来的数据不连续问题,结合LabVIEWFPGA的编程特点和DMA FIFO的工作原理,提出了一种设定FIFO深度的方法。对FIFO不同深度的实验表明,采用该方法设定的FIFO深度能够
  • 关键字: LabVIEW  FPGA  FIFO  模块    

基于FPGA分布式算法的低通FIR滤波器的设计与实现

  • 0 引言

    传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来
  • 关键字: FPGA  FIR  分布式算法  低通    

基于FPGA的数字频率合成器设计与实现

  • 摘要:为了产生稳定激励信号的目的,采用Verilog硬件语言在FPGA上实现了数字频率合成器的设计,该设计包括累加器、波形存储器、AD转换、低通滤波器等;对累加器、波形存储器都进行了仿真,并下载到FPGA中,经A/D转换
  • 关键字: FPGA  数字频率合成器    

基于FPGA的自适应数字传感器设计

  • 摘要:高量程加速度传感器在小信号的激励下输出在10 mV以内,传统测试系统的噪声可能覆盖如此小的电压信号,使高量程的加速度传感器无法测试小的加速度信号。针对这一问题提出了基于自动增益切换控制理论的自适应数字
  • 关键字: FPGA  数字  传感器设计    

利用Maxim外设模块加速FPGA原型设计、显著降低成本

  • Maxim Integrated Products (NASDAQ: MXIM)推出能够直接插入符合Digilent® Pmod™标准的任意FPGA/CPU扩展端口的15个外设模块套装。简单的连接操作和便利的软件集成可加速原型开发进度,实现从概念至设计方案的快速移植。这套模块的价格极具竞争力,即使在预算最紧张的情况下,也可以采用先进的高性能IC进行方案测试。
  • 关键字: Maxim  FPGA  

赛灵思推出符合PCI- E 3.0标准的集成模块

  • All Programmable FPGA、SoC和3D IC的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )宣布推出针对采用Virtex®-7 FPGA 集成模块设计的全新解决方案, 该集成模块可支持PCI Express (简称PCI-E) 3.0 x8标准和 DDR3 外部存储器,能为开发人员提供立即启动基于PCI-E 3.0的设计所需的全部构建模块。
  • 关键字: 赛灵思  FPGA  Virtex-7  

基于FPGA+嵌入式处理器的违章车辆视频检测系统

  • 基于FPGA+嵌入式处理器的违章车辆视频检测系统,0 引 言随着我国经济的发展,机动车辆不断地增长,现有道路等硬件设施的增长已经满足不了日益膨胀的交通问题,智能交通系统(Intelligent Transportation System,ITS)越来越受重视。所谓智能交通系统(ITS)就是将先
  • 关键字: 车辆  视频  检测系统  违章  处理器  FPGA  嵌入式  基于  

基于FPGA的TFTLCD快检信号源的实现

  • 0 引言目前,液晶显示行业得到迅速的发展,但由于液晶模块的生产不可能达到100%的成品率,或多或少地存在缺陷,目前在TFT模块的生产工艺中就有可能产生点缺陷和线缺陷等。为了及早对产品的质量进行检测,液晶测试仪器成为
  • 关键字: TFTLCD  FPGA  信号源    

基于高速串行BCD码除法的数字频率计的设计

  • 摘要:介绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算 ...
  • 关键字: 频率测量  周期测量  FPGA  VHDL  状态机  

赛灵思异构3D FPGA难在哪儿

  • 不久前,All Programmable技术和器件的企业——赛灵思公司(Xilinx)正式发货 Virtex-7 H580T FPGA—全球首款3D异构All Programmable产品。 Virtex-7 HT采用赛灵思的堆叠硅片互联 (SSI)技术,是提供业界带宽最高的FPGA,可提供多达16个28 Gbps收发器和72个13.1 Gbps收发器,也是能满足关键Nx100G和400G线路卡应用功能要求的单芯片解决方案。 为此,本刊访问了该公司负责人,澄
  • 关键字: Xilinx  赛灵思  3D  FPGA  all programmable  异构  

一种基于ARM和FPGA的可重构MAC协议设计

  • 一种基于ARM和FPGA的可重构MAC协议设计,摘要:为了在实际信道条件下研究Ad Hoc网络MAC协议,克服商业网卡芯片和理论仿真等带来的局限性,搭建了基于ARM和FPGA相结合的硬件平台,设计与实现了基于CSMA/CA的可重构MAC协议,并进行了仿真测试,验证了该协议设
  • 关键字: 协议  设计  MAC  重构  ARM  FPGA  基于  

用Synplify Premier加快FPGA设计时序收敛

  • 传统的综合技术越来越不能满足当今采用 90 纳米及以下工艺节点实现的非常大且复杂的 FPGA 设计的需求了。问题是传统的 FPGA 综合引擎是基于源自 ASIC 的方法,如底层规划、区域内优化 (IPO,In-place Optimization) 以
  • 关键字: Synplify  Premier  FPGA  时序收敛    

基于FPGA的IRIG-B(DC)码解码

  • 摘要:在分析了IRIG-B(DC)码码型特点的基础上,提出了一种IRIG-B(DC)时间码解码的设计方法。该方法由少量外围电路与一片现场可编程门阵列(FPGA)芯片组成,来实现对IRG-B(DC)码的解码、1 PPS信号输出、实时时间显示以
  • 关键字: IRIG-B  FPGA  DC  解码    

基于FPGA和FLASH ROM的图像信号发生器设计

  • 摘要:以XC2V1500-FPGA为硬件架构,设计了一种图像信号发生器,作为自适应光学系统波前处理机的信号源,为波前处理机的调试和算法验证提供支持。系统采用大容量的NAND型FLASH存储数据,存储容量为1 GB。图像数据通过
  • 关键字: FLASH  FPGA  ROM  图像信号发生器    
共6443条 220/430 |‹ « 218 219 220 221 222 223 224 225 226 227 » ›|

spartan.fpga介绍

您好,目前还没有人创建词条spartan.fpga!
欢迎您创建该词条,阐述对spartan.fpga的理解,并与今后在此搜索spartan.fpga的朋友们分享。    创建词条

热门主题

Spartan.FPGA    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473