- 过去,FPGA在系统设计中发挥了重要作用,但现在还需要新的性能,同时需要降低整个系统的构建和运营成本。功能丰富、低成本的FPGA实现了快速的产品上市时间与较短的投资回报周期,并且拥有能够适应不断发展的标准的灵活性和性能。系统/设计工程师现在还拥有了一个令人兴奋的、改进的工具集来解决不断演进的信号处理市场的挑战。
- 关键字:
RapidIO FPGA 串行 低功耗
- 拥有模拟和数字领域的优势技术、提供领先的混合信号半导体解决方案的供应商 IDT® 公司(Integrated Device Technology, Inc.; NASDAQ)推出具有高 SNR 的数字控制中频可变增益放大器,以改善蜂窝基站和其他无线基础设施设备接收系统的服务质量。新器件扩展了IDT 在不断增长的 4G 无线基础设施市场针对基站设备的产品组合,其中包括来自 IDT 的高性能计时、RapidIO® 解决方案和其他器件的丰富通信产品组合。
- 关键字:
IDT 可变增益放大器 RapidIO
- 摘要:RapidIO互连构架是一种基于可靠性的开放式标准,可应用于连接多处理器、存储器和通用计算平台。Tundra公司的TSI578是第三代交换机芯片,可支援串行RapidIO的处理器与周边设备互连。文中简要介绍了基于TSI578芯
- 关键字:
模块 设计 交换 RapidIO TSI578 串行 基于
- RapidIO总线的出现及其体系结构和应用 传统总线多采用并线总线的工作方式,这类总线一般分为三组:数据线,地址线和控制线。实现此类总线互连的器件所需引脚数较多,例如对于64位数据宽的总线,一般由64根数据线
- 关键字:
思路 测试 技术 RapidIO
- 致力于丰富数字媒体体验、提供领先的混合信号半导体解决方案供应商 IDT® 公司(Integrated Device Technology, Inc.;)宣布,推出基于其业界领先 Serial RapidIO 1.3 交换器的全新 Serial RapidIO® Gen2 交换器系列。这些新的交换器支持 Serial RapidIO 2.1 标准,利用了来自 IDT CPS 和 TSI 产品线的一流技术。新的 Serial RapidIO Gen2 交换器是无线基础设施、国防、医疗及工业
- 关键字:
IDT 交换器 RapidIO
- 军事领域常选择ADI公司的TS201芯片用于信号处理平台,但由于其采用基于电路交换的LINK口进行连接,难以实现军方对电子系统设计提出的可重构性的需求。FPGA可以用来实现接口转换功能,如果利用FPGA将基于电路交换的LINK口转换成基于包交换的其他形式的接口,就能在不改变硬件连接的基础上,实现DSP系统的重构。本文介绍了一种基于串行RapidIO技术的可重构的信号处理平台,并对其中核心的FPGA的逻辑设计进行了讨论。
- 关键字:
信号处理 平台 重构 搭建 RapidIO 技术 利用 RapidIO
- IDT 公司(Integrated Device Technology, Inc.)宣布推出新的 Serial RapidIO® Gen2 系统建模工具。现在,无线基础设施、军事、影像、视频和存储等各个市场的设计人员和架构师可以使用这个新工具虚拟创建一个新的 Serial RapidIO Gen1 或基于 Gen2 的系统。设计人员和系统设计人员能够快速而自信地设计他们的整个系统,并且通过利用 Serial RapidIO支持各种拓扑结构的能力来避免设计中的潜在瓶颈。这有利于设计人员在创建一个
- 关键字:
IDT RapidIO 系统建模工具
- 模块化设计需要使用具有标准接口的标准元件。串行缓冲器可以解决帧样本比较问题,预处理交换芯片可以解决吞吐量密集的数据处理和交换问题。采用串行 RapidIO 的组合可为用户提供完整的处理和存储解决方案,帮助其具成本效益地向终端客户提供先进的 DSP 密集无线服务,如视频、语音和数据。
- 关键字:
基站 设计 模块化 提升 RapidIO 串行 RapidIO
- 本文将讨论串行RapidIO交换机结构,特别是新型IDT预处理交换(PPS)在支持DSP、FPGA或ASIC等关键元件在无线基础设施解决方案的开发方面的优势。这可以通过一个针对未来基带卡(baseband card)的理想架构来展示,基带卡是无线设备供应商试图改善性能并降低成本的关键部分之一。我们将详细讨论这个关键系统,以及与这些新系统有关的板卡级问题,并为设计者提出利用集中式基带交换机(baseband switch)的并行功能来获得最高性能效率的建议。
- 关键字:
无线 基础 系统 模块化 设计 串行 RapidIO 交换机 利用 RapidIO
- FPGA高速收发器设计原则,高速收发器(SERDES)的运用范围十分广泛, 包括通讯、计算机、工业和储存,以及必须在芯片与芯片/模块之间、或在背板/电缆上传输大量数据的系统。但普通高速收发器的并行总线设计已无法满足现在的要求。将收发器整合在FPGA中,成为解决这一问题的选择办法。
- 关键字:
原则 设计 收发器 高速 FPGA RapidIO
- 更新传统接口――串行RapidIO交换器的应用优势,EMIF64 是由 Texas Instruments 开发的一款专利接口,在业内应用多年,反响良好。但是,EMIF64 现正用于从未尝试的 DSP 至 DSP 连接等应用。本文阐述了与以相同有效带宽运行的串行 RapidIO交换器相比,采用 FPGA 的八端口 EMIF64 交换器具有的优缺点。
- 关键字:
交换 应用 优势 RapidIO 串行 传统 接口 更新 RapidIO
- “采用SERDES(串行/解串器)技术后只需少量引脚就能获得很高的带宽。由于硬件全部承担了协议栈的处理,RapidIO减少了原来仅用于在系统中传输数据的宝贵DSP周期。”Shippen说,“例如,多个飞思卡尔公司的StarCorebase
- 关键字:
性能 阵列 DSP 提高 RapidIO RapidIO
rapidio介绍
RapidIO是由Motorola和Mercury等公司率先倡导的一种高性能、 低引脚数、 基于数据包交换的互连体系结构,是为满足和未来高性能嵌入式系统需求而设计的一种开放式互连技术标准。RapidIO主要应用于嵌入式系统内部互连,支持芯片到芯片、板到板间的通讯,可作为嵌入式设备的背板(Backplane)连接。
RapidIO协议由逻辑层、传输层和物理层构成。逻辑层 [
查看详细 ]
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473