首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga-nios

fpga-nios 文章 进入fpga-nios技术社区

基于FPGA的串行Flash扩展实现

  •   1 引言   FPGA凭借其方便灵活、可重复编程等优点而日益被广泛应用;闪速存储器(Flash Memory)以其集成度高、成本低、使用方便等优点,在众多领域中也获得了广泛应用。在现代数字电路设计中。经常需要保存大量数据,而Flash存储速度快、体积小、功耗低且价格低廉,可在线电擦写,信息在掉电后不会丢失,因此成为设计人员的首选。   2 M25P80的介绍   Flash是一种具有电可擦除的可编程ROM,可以分为两大类:并行Flash和串行Flash。并行Flash存储量大,速度快;而串行Fl
  • 关键字: 嵌入式系统  单片机  FPGA  Flash  存储器  MCU和嵌入式微处理器  

WTB网络HDLC在FPGA中的实现

  •   1 引言   TCN(Train Communication Network)总体结构是由WTB(绞线式列车总线)和MVB(多功能车辆总线)组成,符合IEC61375-1标准。本文主要围绕WTB链路控制的帧格式进行研究。鉴于IEC61375-1标准中规定的WTB帧数据格式与IS03309中定义的HDLC(High Level Data Link Control)格式一致,基带Manchester-Biphase-L技术编解码器现则围绕HDLC展开。   随着深亚微米工艺技术的发展,FPGA(Fie
  • 关键字: 通讯  无线  网络  TCN  WTB  FPGA  MCU和嵌入式微处理器  

FPGA在语音存储与回放系统中的应用

  •   1 引言   随着数字信号处理器、超大规模集成电路的高速发展,语音记录技术已从模拟录音阶段过渡到数字录音阶段。在数字化录音技术中,压缩后的语音数据有些存储在硬盘中,有些存储在带有掉电保护功能的RAM或FLASH存储器中。笔者介绍的语音存储与回放系统,未使用专用的语音处理芯片,不需要扩展接口电路,只利用FPGA作为核心控制器,就能完成语音信号的数字化处理,即实现语音的存储与回放。   2 系统总体结构   数字化语音存储与回放系统的基本工作原理是将模拟语音信号通过模数转换器(A/D)转换成数字信号
  • 关键字: 嵌入式系统  单片机  数字信号处理器  FPGA  语音存储  MCU和嵌入式微处理器  

Synplicity:充分发挥FPGA的灵活性

  • 当ASIC越来越不能适应灵活应用的需求以及通用产品对低成本的要求逐渐提升,FPGA大量蚕食曾经ASIC的市场,每年都以超过两位数的增长率发展。越来越多的设计将转向FPGA,这其中还包括了很多ASIC设计工程师。随着IC产业发展的光明前景,FPGA将以比ASIC更快的速度发展并呈现取代其的趋势。在这样的大市场环境下,以提供FPGA开发软件为主的Synplicity公司得到了长足的发展,公司营业额从2002年的4560万壮大到2006年的6300万。   随着FPGA技术的发展,越来越多的功能需要在
  • 关键字: Synplicity  FPGA  

基于FPGA的数字闭环光纤陀螺仪模拟表头设计

  •   摘 要:光纤陀螺仪是一种用来测量角速度的传感器。为了检测调制解调电路是否符合设计要求,并提高陀螺的实际应用精度,本文设计了一种基于FPGA的光纤陀螺仪模拟表头及其测试系统,能有效地检测调制解调电路的性能。   关键词:光纤陀螺;模拟表头;FPGA;Verilog HDL   光纤陀螺是激光陀螺的一种,是惯性技术和光电子技术紧密结合的产物。它利用Sagnac干涉效应,用光纤构成环形光路,并检测出随光纤环的转动而产生的两路超辐射光束之间的相位差,由此计算出光纤环旋转的角速度。光纤陀螺仪主要由两个部分组
  • 关键字: 嵌入式系统  单片机  光纤陀螺  模拟表头  FPGA  MCU和嵌入式微处理器  

用FPGA设计软件无线电和调制解调器

  •   本文以16-QAM RF发射数据泵的设计为例,介绍利用FPGA设计数字滤波器的技巧和器件选择方法,说明执行分布式计算时FPGA比DSP的优越之处。   所有数字逻辑的基本结构   16-QAM调制器   编码和码元映射   平方根升余弦滤波器   设计技巧   5 MHz载波   分布式计算(DA)技术   滤波器的实现   用现场可编程门阵列(FPGA)设计软件无线电和调制解调器可与DSP芯片媲美。虽然FPGA可轻而易举地实现卷积编码器等复杂逻辑功能,但在实现大量复杂计算方面却有很
  • 关键字: 嵌入式系统  单片机  FPGA  无线电  调制解调器  MCU和嵌入式微处理器  

如何利用FPGA实现优异的家用电器设计

  • 低成本的FPGA或CPLD可以帮助家电设计师利用灵活的、集成有DSP算法的单片集成解决方案实现节能的电机控制。
  • 关键字: FPGA  如何利用  家用电器    

FPGA的SoC和专用化趋势

  •   过去一年中,FPGA巨头赛灵思(Xilinx)在中国大举构建生态系统,其速度和力度让人吃惊。2006年末,赛灵思公司董事会主席、总裁兼CEOWimRoelandts来华宣布了“促进中国电子设计创新”的在华发展战略,主要内容包括加强客户支持力度、建立良好生态网络、投资新兴半导体公司以及培养未来工程设计人才,拉开了赛灵思在中国大举扩张的序幕。   随后,赛灵思宣布设立了金额达7500万美元的亚太区技术基金,投资那些基于可编程逻辑、为重点行业开发创新应用的公司。2007年,赛灵思又分别在上海张江和江苏无锡
  • 关键字: 嵌入式系统  单片机  FPGA  SoC  MCU和嵌入式微处理器  

FPGA加速渗透非传统应用领域

  •   自从1985年首款FPGA器件诞生以来,FPGA产业一方面修炼内功——从技术上来说,工艺从2μm发展到65nm,晶体管数量从8.5万个增长到10亿个以上;另一方面向外扩张——应用领域从最初的通信业不断向消费电子、汽车、工业控制等渗透,同时在不断“蚕食”DSP、ASIC、ASSP和嵌入式处理器的市场。如今,Xilinx、Altera和Actel等FPGA产业的领导厂商也不再是20多年前的孤军奋战,在其周围,FPGA开发和应用的生态系统已然初步形成,大大促进了FPGA产业的发展。   “非传统”应用领域
  • 关键字: 嵌入式系统  单片机  FPGA  晶体管  DSP  MCU和嵌入式微处理器  

基于FPGA的图像边缘检测

  •   引言   图像边缘检测是图像处理的一项基本技术,在工业、医学、航天和军事等领域有着广泛的应用。图像处理的速度一直是一个难题。虽然DSP具备指令流水线特性和很高的处理速度,但其速度仍然很受限制,而利用高速可编程逻辑器件FPGA/CPLD来设计图像边缘检测器可以很好的克服这个问题,是一种全新的解决方案。   1 图像边缘检测算法   用于图像边缘检测的算法很多,诸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
  • 关键字: 测试  测量  FPGA  图像边缘检测  DSP  MCU和嵌入式微处理器  

基于Nios II的非一般模式类设备设计与集成

  •   液晶显示器按其功能可分为笔段式和点矩阵式液晶显示器,后者又可以分为字符点阵式和图形点阵式液晶显示器。图形点阵式液晶显示器不仅可显示数字、字符等内容,还能显示汉字和任意图形。但此类液晶显示屏属于非一般模式类设备,在Nios II中不能直接开发使用。   对于一个全新的外部设备,Nios II有更好的解决方案快速的掌握它的控制方法。按照设备的电器要求,使用Nios II的已有的基本控制设备(例如通用输入输出端口PIO)掌握新设备的控制特性与方法。当充分理解新设备的特性后就可以按照Nios II的硬件抽象
  • 关键字: 嵌入式系统  单片机  Nios  II  液晶显示器  MCU和嵌入式微处理器  

Altera携手Synopsys为ASIC设计提供Nios II处理器内核

  •   Altera和Synopsys宣布,Altera流行的Nios II处理器内核可通过DesignWare Star IP包提供许可给客户使用。这一新品扩展了Altera现有的FPGA和HardCopy®结构化ASIC产品供给,帮助Nios II用户将设计移植到标准单元ASIC。Nios II处理器内核是应用最广泛的FPGA处理器,其客户群有5,000多家电子设备生产商,包括世界上排名靠前的OEM。   通过DesignWare Star IP包,设计人员可以使用一流Star IP供应商开发的
  • 关键字: 嵌入式系统  单片机  Altera  Synopsys  Nios  II  MCU和嵌入式微处理器  

FPGA与DDR3 SDRAM的接口设计

  •     DDR3 SDRAM内存的总线速率达到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作电压,采用90nm制程达到2Gbits的高密度。这个架构毫无疑问更快、更大,每比特的功耗也更低,但是如何实现FPGA和DDR3 SDRAM DIMM条的接口设计呢?   关键字:均衡(leveling)   如果FPGA&nbs
  • 关键字: FPGA  DDR3  SDRAM  接口  模拟IC  电源  

基于MAX+plusⅡ开发平台的EDA设计方法

  •     MAX + plus Ⅱ是美国Altera 公司的一种EDA 软件,用于开发CPLD 和FPGA 进行数字系统的设计。用图形输入方式和文本输入方式设计了一模60计数器,介绍了数字系统设计的一般方法和过程,揭示了其在数字系统中的重要作用。        EDA ( Elect ronic Design 
  • 关键字: MAX+plusⅡ  开发平台  EDA  CPLD  FPGA  EDA  IC设计  

32位单精度浮点乘法器的FPGA实现

  • 本文使用Altera Quartus II 4.1仿真软件, 采用的器件是EPF10K100EQ 240 -1, 对乘法器进行了波形仿真, 并采用0.5CMOS工艺进行逻辑综合。
  • 关键字: FPGA  精度  浮点  乘法器    
共6517条 407/435 |‹ « 405 406 407 408 409 410 411 412 413 414 » ›|

fpga-nios介绍

您好,目前还没有人创建词条fpga-nios!
欢迎您创建该词条,阐述对fpga-nios的理解,并与今后在此搜索fpga-nios的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473