新型舰艇或航空系统中所装电子设备数量较多,布局紧凑,易造成系统内部电磁干扰,普通数字信号不能够满足可靠传输的要求,对普通串行码进行调制后传输信息,可使信号的抗干扰性能大大增加。RS232、RS422、RS485以及A
关键字:
FPGA 串行 编码 方法
Altera公司在业界首次展示Intel QuickPath互联(QPI)协议1.1支持的FPGA本地代理(Home Agent)。与Intel的Sandy Bridge XEON处理器相连接,这一演示在Pactron Vigor开发平台上采用了Altera® Stratix® V FPGA,它被配置为本地代理,并同时支持高速缓存代理(Caching Agent)和本地代理。这一解决方案非常适合低延时信号处理、数据包处理和嵌入式应用设计,例如,高频度交易和大数据,与传统CPU配置相比,
关键字:
Altera FPGA Pactron Vigor
Altera展出了业界首款具有32-Gbps收发器功能的可编程器件,在收发器技术上树立了另一关键里程碑。此次展示使用了基于TSMC 20SoC工艺技术的20 nm器件,该成果证实了20nm硅片的性能,同时也向500多位Altera早期使用计划的客户提供了积极的进度标志——这些客户正期待着在其高性能需求、以带宽为中心的应用开发中使用下一代Altera器件。
关键字:
Altera FPGA 收发器
从Xilinx公司推出FPGA二十多年来,研发工作大大提高了FPGA的速度和面积效率,缩小了FPGA与ASIC之间的差距,使FPGA成为实现数字电路的优选平台。今天,功耗日益成为FPGA供应商及其客户关注的问题。降低FPGA功耗是降低
关键字:
FPGA ISE 低功耗 方案
随着信息技术的发展以及数字集成电路速度的提高,实时处理大量数据已经成为现实,但在一些特殊条件下,无法实时传输数据,必须使用存储测试方法。该方法是在不影响被测对象或在允许的范围下,将微型存储测试系统置入
关键字:
FPGA 备份 多路数据采集 存储系统
ARM和Cadence近日宣布合作细节,揭示其共同开发首款基于台积电16纳米FinFET制程的ARM®Cortex™-A57处理器,实现对16纳米性能和功耗缩小的承诺。测试芯片是采用完整的Cadence RTL-to-signoff流程、 Cadence Virtuoso 定制设计平台、ARM Artisan®标准单元库和台积电的存储器的宏
Cortex -A57处理器是ARM迄今为止性能最高的处理器,基于新的64位指令集
关键字:
Cadence 设计 EDA
Cadence设计系统公司4月9日宣布与TSMC签订了一项长期合作协议,共同开发16纳米FinFET技术,以其适用于移动、网络、服务器和FPGA等诸多应用领域。此次合作非常深入,开始于工艺制造的早期阶段,贯穿于设计分析至设计签收,全面有效解决FinFETs设计存在的问题,从而交付能实现超低功耗、超高性能芯片的设计方案。
在16纳米及以下工艺技术下设计开发系统级芯片设计(SoC),只有FinFET 技术才具备功率、性能和面积上(PPA)的独特优势。与平面FE
关键字:
Cadence 设计 EDA
arm是一种嵌入式芯片,比单片机功能强,可以针对需要增加外设。类似于通用cpu,但是不包括桌面计算机。DSP主要用来计算,计算功能很强悍,一般嵌入式芯片用来控制,而DSP用来计算,譬如一般手机有一个arm芯片,主要用
关键字:
SOC 区别 联系 SOPC CPLD ARM DSP FPGA 名词解释
尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异,具有各自的特点:①CPLD更适合完成各种算法和组合逻辑,FPGA更适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适
关键字:
FPGA CPLD
随著复杂可编程逻辑器件(CPLD)密度的提高,数字器件设计人员在进行大型设计时,既灵活又容易,而且产品可以很快进入市场。许多设计人员已经感受到CPLD容易使用、时序可预测和速度高等优点,然而,在过去由于受到CPLD密度
关键字:
CPLD 可编程 方案
一种新的转换器接口的使用率正在稳步上升,并且有望成为未来转换器的协议标准。这种新接口——JESD204——诞 ...
关键字:
JESD 数据转换 FPGA
数字系统的设计人员擅长在其印制电路板上用FPGA和CPLD将各种处理器、存储器和标准的功能元件粘合在一起来实现数字设计。除了这些数字功能之外,FPGA和CPLD还可以使用LVDS输入、简单的电阻电容(RC)电路和一些FPGA或CP
关键字:
FPGA ADC 高频
1 引言CPLD ( Complex Programmable Logic Device ) 是新型的可编程逻辑器件,与传统ASIC相比,具有设计开发周期短、设计制造成本低、开发工具先进等优点,特别适合于产品的样品开发和小批量生产。传统的数字电压表多
关键字:
CPLD 智能数字 电压表设计
“未来赛灵思将不仅仅是一家FPGA的芯片厂商,而是向成为Smarter System All Programmable方案提供商转型,我们将为客户提供交钥匙的解决方案。”提到赛灵思的未来,其亚太区销售与市场副总裁杨飞如是说。
赛灵思的这一蓝图在去年已经初露端倪,而就在最近他们走出了面向具体应用的第一步,即面向FPGA的优势领域--通信网络应用推出了一系列的基于7系列FPGA以及SoC FPGA产品的解决方案。
追根溯源
笔者在这里想带大家一起回溯一下赛灵思的这
关键字:
赛灵思 FPGA
fpga-cpld-eda介绍
您好,目前还没有人创建词条fpga-cpld-eda!
欢迎您创建该词条,阐述对fpga-cpld-eda的理解,并与今后在此搜索fpga-cpld-eda的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473