首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga-cpld-eda

fpga-cpld-eda 文章 最新资讯

基于FPGA的高清低码流H.264摄像机设计

  • 摘要:本文提出了一种基于低成本FPGA的高清低码流安防摄像机SoC实现方式,该设计已经完全实现,开创了高清低码流安防摄像机SoC的先河。 1. 概述 目前高清H.264摄像机的核心SoC基本上都是ASIC,而FPGA作为近年来发展迅速的可编程器件,在高清H.264摄像机的SoC领域如何能有一席之地?这是我们的设计需要实现的目标。 2. 设计特点 与ASIC相比,FPGA的特点是功能强,设计灵活,随时升级,工作成果可以积累,NRE低,但是芯片价格比ASIC贵,所以必须找到一个可以达到价格平衡的应用领
  • 关键字: FPGA  H.264  

基于FPGA的巴特沃兹IIR数字带通滤波器设计

  • 1.引言 数字滤波器在通信、自动控制、雷达、军事、航空航天、医疗、家用电器等众多领域得到了广泛的应用。其中IIR数字滤波器和FIR数字滤波器是目前人们使用较多的两种。数字滤波器通常采用计算机软件、专用数字滤波器、DSP器件或可编程逻辑器件(如FPGA) 实现。因为,用FPGA实现数字滤波器具有实时性强、灵活性高、处理速度快以及小批量生产成本低等优点,所以得到了较为广泛的应用。本文以巴特沃思数字带通滤波器为例,较为详细地介绍了其设计和实现方法。给定巴特沃兹数字带通滤波器的抽样频率为500Hz,上、下边带截
  • 关键字: FPGA  IIR  

创意耳纹识别系统的研究与实现,提供软硬件参考解决方案

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: 耳纹识别  FPGA  Spartan-3E  传感器  SOPC  

实用性指纹识别模块设计方案,提供软硬件参考设计

一种基于FPGA的SDRAM控制器设计

  • 本文介绍了一种基于FPGA的用于高分辨率视频图像处理的SDRAM控制器的设计方法。通过设置SDRAM的工作状态,使其工作在猝发模式。在视频时序信号控制下,用多行连续的SDRAM存储空间,存取视频数据。并在数据接口部分增加FIFO,缓存一行视频,在像素时钟控制下,实现视频数据实时的存储和读取。通过改变相关参数,能对所有VESA分辨率视频流进行操作。具有通用性强、系统复杂度低、可靠性高、可扩展等特点。在某型号的机载大屏显示器系统中,用该SDRAM控制器实现了图像的翻转等功能,也验证了该控制器的实用性。 0引
  • 关键字: FPGA  SDRAM  

一种基于FPGA实现高速异步FIFO的方案

  • 现代集成电路芯片中,随着设计规模的不断扩大。一个系统中往往含有数个时钟。多时钟带来的一个问题就是,如何设计异步时钟之间的接口电路。异步 FIFO(First In First Out)是解决这个问题的一种简便、快捷的解决方案。使用异步FIFO可以在两个不同时钟系统之间快速而方便地传输实时数据。在网络接口、图像处理等方面,异步FIFO都得到广泛的应用。异步FIFO是一种先进先出的电路,使用在数据接口部分,用来存储、缓冲在两个异步时钟之间的数据传输。在异步电路中,由于时钟之间周期和相位完全独立,因而数据的丢失
  • 关键字: FPGA  FIFO  

迈瑞医疗国际有限公司授予Altera最佳质量奖,表彰其业界最好的FPGA技术、服务和支持

  •   迈瑞医疗国际有限公司(NYSE: MR)是全球领先的医疗设备和解决方案供应商、美国纽交所上市企业,授予了Altera公司(NASDAQ: ALTR) 2013年度“最佳质量奖”。迈瑞公司总部设在中国深圳,主要业务集中在生命信息与支持、体外诊断、数字超声、医学影像四大领域。迈瑞公司赞赏Altera及时交付先进的高性价比可编程逻辑解决方案,一直能够满足其高质量、可靠性和服务需求。  这是过去八年中Altera第五次获得迈瑞公司的奖项,双方建立了相互信赖的合作关系,提高了产品质量,支持客户取得成功。迈瑞公司
  • 关键字: Altera  FPGA  医疗  迈瑞  

基于FPGA的超声电机驱动控制电路

  • 摘要:针对直线超声电机的特点,设计了一种以FPGA为核心、基于SOPC技术和NiosⅡ软核处理器的新型超声电机驱动控制器,以控制直线型超声电机的速度和位移。该驱动控制器把CPU、DDS模块以及光栅反馈计数模块都集成在一片FPGA中,具有电子元件使用少,功耗低,易修改、易升级等特点,为超声电机的各种运动平台提供了一个良好的闭环控制系统。 超声电机是一种新型微特电机,其工作原理是通过压电材料的逆压电效应,使定子在超声频段微幅振动,依靠摩擦将振动转换成动子的旋转(直线)运动。超声电机具有体积小,重量轻、结构紧
  • 关键字: FPGA  SOPC  

Altera为下一代非易失FPGA提供早期使用软件

  •   Altera公司(Nasdaq: ALTR)今天宣布,为Altera最新的10代FPGA和SoC系列产品之一——MAX® 10 FPGA,提供Quartus® II beta软件和早期使用文档。基于TSMC的55 nm嵌入式闪存工艺技术,MAX 10 FPGA在小外形封装、低成本和瞬时接通可编程逻辑器件中采用了先进的工艺,是革命性的非易失FPGA。提供软件支持和产品文档,客户可以马上开始他们的MAX 10 FPGA设计。  Altera最近完成了首批MAX 10 FPGA投片,与TSMC合作将于201
  • 关键字: Altera  FPGA  SoC  

采用高性能SRAM提高DSP密集型应用的性能

  •   军事与国防应用极大地受益于数字信号处理器(DSP),其广泛应用于雷达、软件无线电(SDR)、灵巧弹药与目标探测系统、电子战应用、飞机成像以及众多其它应用。DSP借助其完美架构提供的精确处理能力可以显著提高性能。关键DSP功能包括实时信号处理、超高吞吐量与可重编程功能。本文介绍了如何采用高性能四倍数据速率(QDR)SRAM而使整体DSP系统性能至少提高两倍(与使用SDRAM的传统方法相比)的方法。  数字信号处理  数字信号处理包含把信号转换成数字形式后对其进行处理的方法,如:雷达处理。雷达系统基本上是
  • 关键字: DSP  SDR  FPGA  

基于FPGA的高速数据采集系统设计

  • 随着嵌入式技术的飞速发展,对嵌入式系统的应用需求也呈现出不断增长的态势,因此,嵌入式技术也相应地取得了重要的进展,系统设备不断向高速化、集成化、低功耗的方向发展。现场可编程门阵列FPGA经过近20年的发展,到目前已成为实现数字系统的主流平台之一。 FPGA具有单片机和DSP无法比拟的优势,相对于单片机和DSP工作需要依靠其上运行的软件进行,FPGA全部的控制逻辑是由延时更小的硬件来完成的。 通用串行总线(USB)是现代数据传输的发展趋势,是解决计算机与外设连接瓶颈的有效手段,USB2.O版本在原先的版本
  • 关键字: FPGA  FPGA  

京微雅格推出国内首款低功耗FPGA芯片CME-HR(黄河)系列

  •   日前,京微雅格(北京)科技有限公司宣布适时推出了黄河系列CAP(可编程应用平台)HR系列,以迎合低功耗,小封装及灵活的应用场景需求。  据京微雅格产品市场总监窦祥峰介绍,其产品特点如下: CME-HR系列低功耗FPGA采用40纳米台联电低功耗工艺,静态最低功耗可达35.2uW,最小封装WLCSP16仅1.5mm*1.5mm。  该系列产品主要面向手持类或其它移动便携式终端与设备的相关应用领域,该领域要求具备远程升级、动态配置和功耗管理等功能,满足LTE及未来的5G智能手机、便携式智能终端(Tablet
  • 关键字: 京微雅格  CAP  FPGA  

基于CPLD的电磁扳机控制仪设计

  • 引言 靶场测试领域中枪械的击发是一个重要的环节。传统的枪械击发采用人工方式,即射击人员听到射击指令后手工扣动枪械扳机进行击发,这种方式存在两方面的问题:其一,无法保证安全性。人员操作时有可能由于疲劳或者听错指令进行了误操作,则可能造成靶道内人员安全事故,而在有些应用场合,如防弹头盔穿甲实验,射击人员必须面对防弹头盔进行射击,弹头有可能反弹回来伤及射击人员。上述两种安全事故在国内靶场都曾发生过。其二,随着靶场测试技术的不断发展,靶场测试所用的设备种类越来越多,精度也越来越高,因此,不同的测试设备如何保持一
  • 关键字: CPLD  RS232  

一种基于CPLD的步进电机驱动模块设计及实现

  • 0引言 数控技术是以数字量编程实现控制机械或其他设备自动工作的技术,数控机床就是采用了数控技术的机床,或者说装备了数控系统的机床。机床数控系统主要由几个部分组成:零件加工程序的输入、数据处理、插补计算和运动机构的控制。本文主要介绍最后一个部分运动机构的控制,即如何控制电机的动作。可选的电机有很多种,在这里我们选择步进电机。 步进电机是数字控制电机,是一种将电脉冲转换成角位移的精密执行元件。它的旋转是以固定的角度一步一步运行的,每给步进电机发一个脉冲电机就旋转一个固定的角度,只要脉冲数发的正确,电机就能
  • 关键字: CPLD  步进电机  

一种基于CPLD的温度测试系统设计

  • 1 系统设计方案 1.1 动态存储测试 所谓存储测试技术,是指在对被测对象无影响或影响在允许范围的条件下,在被测体内置入微型存储测试仪器,现场实时完成信息快速采集与存储,事后回收记录仪,由计算机处理和再现被测信息的一种动态测试技术。 1.2 测试系统总体设计 本次设计的温度测试系统,主要是利用CPLD来实现。温度传感器将外界温度信号转换为微弱的电压信号,通过模拟电路部分将输入信号进行放大和滤波,再经过A/D转化电路把模拟信号转换为数字信号,然后经过FIFO存入存储器,计算机通过接口电路对数据进行读
  • 关键字: CPLD  FIFO  
共7701条 182/514 |‹ « 180 181 182 183 184 185 186 187 188 189 » ›|

fpga-cpld-eda介绍

您好,目前还没有人创建词条fpga-cpld-eda!
欢迎您创建该词条,阐述对fpga-cpld-eda的理解,并与今后在此搜索fpga-cpld-eda的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473