首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga-ask

fpga-ask 文章 进入fpga-ask技术社区

利用APTIX MP3C和Spartan-IIE FPGA实现数据系统的

  • 随着数字电路设计的规模及复杂程度的提高,对其进行测试试验证所花费的时间和费用也随之提高,所以减少测试验证成本是当前数字电路设计的关键。
  • 关键字: Spartan-IIE  APTIX  MP3C  FPGA    

基于FPGA的高级数据加密AES中的字节替换设计

  • 介绍AES中的字节替换算法原理并阐述基于FPGA的设计和实现。为了提高系统工作速度,在设计中应用了流水线技术。
  • 关键字: FPGA  AES  数据加密  字节    

Altium一体化设计消除FPGA到PCB障碍

  •       Altium宣布Altium 公司的最新一体化电子产品开发系统Altium Designer 6.0 极大地增强了FPGA-PCB 协同设计的能力,工程师可以充分利用FPGA 作为系统平台,而且简化大型FPGA 与物理PCB 平台的集成。       虽然人们早就认识到了FPGA 给逻辑
  • 关键字: Altium  FPGA  PCB  PCB  电路板  

BittWare用FPGA实现I/O开关量大于5Gbps

  •   BittWare是混合(DSP和FPGA)电路板级方案供应商,日前该公司采用ADI的TigerSHARC及Altera的FPGA技术,推出ATLANTiS Rev 2.0(新TigerSHARC使用的高级传输链路架构)、I/O切换和处理器件。   ATLANTiS采用FPGA实现,便于板外I/O通讯路由和处理,允许系统设计师们设置并动态连接。所有输入和输出均通过ATLANTiS进行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI桥、PMC接口和I/O外设及板载F
  • 关键字: 5Gbps  BittWare  FPGA  I/O  

用FPGA控制CLC5958型A/D转换器实现的高速PCI数据采集卡

  • 详细介绍CLC5958的内部结构和基本用法,提出一种基于FPGA和PCI总线的高速数据采集卡设计方案,并通过仿真验证了该方案的可行性。
  • 关键字: 高速  PCI  数据采集  实现  转换器  控制  CLC5958  A/D  FPGA  

采用FPGA的低功耗系统设计

  •   结合采用低功耗元件和低功耗设计技术在目前比以往任何时候都更有价值。随着元件集成更多功能,并越来越小型化,对低功耗的要求持续增长。当把可编程逻辑器件用于低功耗应用时,限制设计的低功耗非常重要。本文将讨论减小动态和静态功耗的各种方法,并且给出一些例子说明如何使功耗最小化。    功耗的三个主要来源是启动、待机和动态功耗。器件上电时产生的相关电流即是启动电流;待机功耗又称作静态功耗,是电源开启但I/O上没有开关活动时器件的功耗;动态功耗是指器件正常工作时的功耗。    启动电流因器件而异
  • 关键字: FPGA  嵌入式  消费电子  

使用Verilog实现基于FPGA的SDRAM控制器

  • 介绍了SDRAM的特点和工作原理,提出了一种基于FPGA的SDRAM控制器的设计方法,使用该方法实现的控制器可非常方便地对SDRAM进行控制。
  • 关键字: Verilog  SDRAM  FPGA  控制器    

基于FPGA的毫米波多目标信号形成技术的研究

  • 毫米波多目标信号发生器通过模拟的方法产生多种类型高精度的雷达多目标回波信号,在实际雷达系统前端不具备的条件下对雷达系统后级进行调试,便于制导武器的性能测试,大大加快新武器的研制进程。毫米波多目标信号产生的关键是要求回波信号距离分辨率极高,常规的多目标信号产生方法如使用数字延时线产生多目标之间的延时,其控制不灵活,并且有些延时线需要接ECL电源,使用不方便也增加了设计的复杂度。使用分立元件实现延时则使电路元件过多,电路的稳定性及延时的精确性也会大大降低。本文介绍一种新的产生毫米波雷达模拟器的多目标信号的方法
  • 关键字: FPGA  

FPGA 设计的四种常用思想与技巧

  •   本文讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD 逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作种取得事半功倍的效果。   FPGA/CPLD的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、串并转换、流水线操作和数据接口的同步方法。希望本文能引起工程师们的注意,如果能有意识地利用这些原则指导日后的设计工作,将取得事半功倍的效果! 乒乓操作
  • 关键字: FPGA  嵌入式  

大型设计中FPGA的多时钟策略

  •   利用FPGA 实现大型设计时,可能需要FPGA 具有以多个时钟运行的多重数据通路,这种多时钟FPGA 设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线,本文将对这些设计策略深入阐述。   FPGA 设计的第一步是决定需要什么样的时钟速率,设计中最快的时钟将确定FPGA 必须能处理的时钟速率。最快时钟速率由设计中两个触发器之间一个信号的传输时间P 来决定,如果P 大于时钟周期T,则当信号在一个触发
  • 关键字: FPGA  嵌入式  

自适应算术编码的FPGA实现

  •   算术编码是一种无失真的编码方法,能有效地压缩信源冗余度,属于熵编码的一种。算术编码的一个重要特点就是可以按分数比特逼近信源熵,突破了Haffman编码每个符号只不过能按整数个比特逼近信源熵的限制。对信源进行算术编码,往往需要两个过程,第一个过程是建立信源概率表,第二个过程是对信源发出的符号序列进行扫描编码。而自适应算术编码在对符号序列进行扫描的过程中,可一次完成上述两个过程,即根据恰当的概率估计模型和当前符号序列中各符号出现的频率,自适应地调整各符号的概率估计值,同时完成编码。尽管从编码效率上看不如已
  • 关键字: FPGA  嵌入式  

HDLC控制协议的FPGA设计与实现

  • 设计了一种基于FPGA的HDLC协议控制系统?该系统可有效利用FPGA片内硬件资源,无需外围电路,高度集成且操作简单。重点对协议的CRC校验及“0”比特插入模块进行了介绍,给出了相应的VHDL代码及功能仿真波形图。
  • 关键字: HDLC  FPGA  控制协议    

基于FPGA和USB的高速数据传输、记录及显示系统

  • 提出了一种基于FPGA和USB的高速数据传输、记录及显示系统的设计方案,并对其中的低电压差分信号(LVDS)传输方式、FPGA功能模块以及USB传输模块等进行了介绍。
  • 关键字: FPGA  USB  高速数据传输  记录    

基于FPGA的数字复接系统帧同步器设计与实现

  • 介绍了应用FPGA技术进行帧同步器设计的实现原理、系统框图及设计中需要注意的问题,给出了用VHDL描述的几个模块的源代码。
  • 关键字: FPGA  数字复接  系统  帧同步器    

基于C的设计方式简化FPGA/协处理器混合平台软硬件协同设计

  • 基于C的设计方式简化FPGA/协处理器混合平台软硬件协同设计   在最近几年中日益流行在高性能嵌入式应用中使用现场可编程门阵列(FPGA)。FPGA已经被证明有能力处理各种不同的任务,从相对简单的控制功能到更加复杂的算法操作。虽然FPGA在某些功能上比设计专用ASIC硬件具有时间和成本上的优势,但在面向软件应用中FPGA比传统处理器和DSP的优势并没有体现出来。这很大程度上是由于过去割裂了硬件和软件开发工具和方法之间的关系。  然而最近FPGA在面向软件设计工具方面的发展,及器件容量的持续增
  • 关键字: FPGA/协处理器  
共6421条 422/429 |‹ « 420 421 422 423 424 425 426 427 428 429 »
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473