首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga soc

fpga soc 文章 最新资讯

基于SoC FPGA进行工业设计及电机控制

  •   引言   在工业系统中选择器件需要考虑多个因素,其中包括:性能、工程变更的成本、上市时间、人员的技能、重用现有IP/程序库的可能性、现场升级的成本,以及低功耗和低成本。   工业市场的近期发展推动了对具有高集成度、高性能、低功耗FPGA器件的需求。设计人员更喜欢网络通信而不是点对点通信,这意味着可能需要额外的控制器用于通信,进而间接增加了BOM成本、电路板尺寸和相关NRE(一次性工程费用)成本。   总体拥有成本用于分析和估计购置的寿命周期成本,它是所有与设计相关的直接和间接成本的扩展集,包括工
  • 关键字: FPGA  SoC  永磁同步电机  

FPGA研发之道(10)架构设计漫谈(五)数字电路的灵魂-流水线

  •   流水线,最早为人熟知,起源于十九世纪初的福特汽车工厂,富有远见的福特,改变了那种人围着汽车转、负责各个环节的生产模式,转变成了流动的汽车组装线和固定操作的人员。于是,工厂的一头是不断输入的橡胶和钢铁,工厂的另一头则是一辆辆正在下线的汽车。这种改变,不但提升了效率,更是拉开了工业时代大生产的序幕。   如今,这种模式常常应用于数字电路的设计之中,与现在流驱动的FPGA架构不谋而合。举例来说:某设计输入为A种数据流,而输出则是B种数据流,其流水架构如下所示:        每个模块只
  • 关键字: FPGA  架构设计  流水线  

FPGA研发之道(9)架构设计漫谈(四)并行与复用

  •   FPGA其在众多器件中能够被工程师青睐的一个很重要的原因就是其强悍的处理能力。那如何能够做到高速的数据处理,数据的并行处理则是其中一个很重要的方式。   数据的并行处理,从结构上非常简单,但是设计上却是相当复杂,对于现有的FPGA来说,虽然各种FPGA的容量都在增加,但是在有限的逻辑中达到更高的处理能力则是FPGA工程师面临的挑战。常用并行计算结构如下图所示:        上图中:前端处理单元负责将进入数据信息,分配到多个计算单元中,图中为3个计算单元(几个根据所需的性能计算得
  • 关键字: FPGA  架构设计  并行  

德州仪器推适合初、中级汽车的高级ADAS解决方案TDA3x

  •   由于世界各国政府鼓励消费者购买更安全的车辆,因此汽车制造商都在为开发能不断获得更高新车评估测试(NCAP)评级的车辆而全力以赴。日前,德州仪器(TI)宣布推出汽车片上系统(SoC)系列的最新产品 —— TDA3x解决方案。TDA3x处理器系列致力于帮助汽车制造商开发出符合或优于NCAP规定的尖端高级驾驶员辅助系统(ADAS)应用,此类应用可减少交通事故,并能使初、中级汽车实现更自主的驾驶体验。TDA3x和其它TDA器件基于相同的架构开发,相较于TDA2x,其在前置摄像头、全车环
  • 关键字: 德州仪器  SoC  ADAS  

FPGA研发之道(8)架构设计漫谈(三)时钟和复位

  •   接口确定以后,FPGA内部如何规划?首先需要考虑就是时钟和复位。   时钟:根据时钟的分类,可以分为逻辑时钟,接口时钟,存储器时钟等;   (1)逻辑时钟取决与逻辑的关键路径,最终值是设计和优化的结果,从经验而不是实际出发:低端FPGA(cyclone spantan)工作频率在40-80Mhz之间,而高端器件(stratix virtex)可达100-200Mhz之间,根据各系列的先后性能会有所提升,但不是革命性的。   (2)接口时钟,异步信号的时序一般也是通过FPGA片内同步逻辑产生,一般
  • 关键字: FPGA  架构设计  复位  

FPGA研发之道(7)架构设计漫谈(二)稳定压倒一切

  •   敏捷开发宣言中,有一条定律是“可以工作的软件胜过面面俱到的文档”。如何定义可可以工作的,这就是需求确定后架构设计的首要问题。而大部分看这句话的同志更喜欢后半句,用于作为不写文档的借口。   FPGA的架构设计最首先可以确定就是外接接口,就像以前说的,稳定可靠的接口是成功的一半。接口的选择需要考虑几个问题。   1, 有无外部成熟IP。一般来说,ALTERA和XILINX都提供大量的接口IP,采用这些IP能够提升研发进度,但不同IP在不同FPGA上需要不同license,这个
  • 关键字: FPGA  ALTERA  XILINX  

FPGA研发之道(6)架构设计漫谈(一)流驱动和调用式

  •   勿用讳言,现在国内FPGA开发还处于小作坊的开发阶段,一般都是三、四个人,七八台机器.小作坊如何也能做出大成果。这是每个FPGA工程师都要面临的问题。架构设计是面临的第一关。经常有这样的项目,需求分析,架构设计匆匆忙忙,号称一两个月开发完毕,实际上维护项目就花了一年半时间。主要包括几个问题,一,性能不满足需求。二,设计频繁变更。三,系统不稳定,调试问题不收敛。   磨刀不误砍柴工,FPGA设计的需求分析是整个设计第一步。如何将系统的功能需求,转换成FPGA的设计需求,是FPGA架构设计的首要问题。首
  • 关键字: FPGA  架构设计  SOPC  

基于DDS的频谱分析仪设计

  •   1 引言   直接数字频率合成(DDS)是近几年一种新型的频率合成法,其具有频率切换速度快,频率分辨率高,以及便于集成等优点。在此,设计了基于DDS的频谱分析仪,该频谱分析仪依据外差原理,被测信号与本征频率混频,实现信号的频谱分析。   2 系统设计   图1给出系统设计框图,主要由本机振荡电路、混频电路、放大检波电路、频谱输出显示电路等组成。通过单片机和现场可编程门阵列(FPGA)共同控制AD985l,以产生正弦扫频输出信号,然后经滤波、程控放大得到稳定输出,与经放大处理的被测信号混频,再经放
  • 关键字: DDS  FPGA  AD985l  

基于FPGA的简易频谱分析仪

  •   1 引言   目前,由于频谱分析仪价格昂贵,高等院校只是少数实验室配有频谱仪。但电子信息类教学,如果没有频谱仪辅助观察,学生只能从书本中抽象理解信号特征,严重影响教学实验效果。   针对这种现状提出一种基于FPGA的简易频谱分析仪设计方案,其优点是成本低,性能指标满足教学实验所要求的检测信号范围。   2 设计方案   图1为系统设计总体框图。该系统采用C8051系列单片机中的 C8051F121作为控制器,CvcloneⅢ系列EP3C40F484C8型FPGA为数字信号算法处理单元。系统设计
  • 关键字: FPGA  频谱分析仪  AD603  

基于NIOS II的频谱分析仪的设计与研制

  •   频谱分析仪是微电子测量领域中最基础、最重要的测量仪器之一,是从事各种电子产品研发、生产、检验的重要工具。高分辨率、宽频带数字频谱分析的方法和实现一直是该领域的研究热点[1]。现代频谱分析仪是基于现代数字信号处理理论的频谱分析仪,信号经过前置预处理、抗混叠滤波、A/D变换、数字频谱分析等环节而得到信号中的频率分量, 达到与传统频谱分析仪同样的结果。   本设计完全利用FPGA实现FFT,在FPGA上实现整个系统构建。其中CPU选用Altera公司的Nios II软核处理器进行开发, 硬件平台关键模块使
  • 关键字: NIOS II  频谱分析仪  FPGA  

Imagination 将举办高峰论坛,展示最新 64 位处理器

  •   Imagination Technologies 将于 2014 年 11 月 12 日(深圳)、11 月 14 日(上海)举办 Imagination 高峰论坛,针对网络通信、视频、图形、显示、数字信号处理(DSP)、嵌入式系统、系统级芯片(SoC)等尖端技术,邀请合作伙伴和各界专家就技术应用市场的发展发表专题演讲。此高峰论坛为免费活动,欢迎 SoC 硬件或软件设计和管理人员以及感兴趣人士在线报名。   Imagination 将在高峰论坛发表最新 64 位处理器,推出设计最新颖的解决方案,展示
  • 关键字: Imagination  DSP  SoC   

基于FPGA的SPWM变频系统设计与实现

  •   由于脉宽调制技术是通过调整输出脉冲的频率及占空比来实现输出电压的变压变频效果,所以在电机调速、逆变器等众多领域得到了日益广泛的应用。   而电磁法作为一种地球物理探测的有效方法,已经广泛地应用于矿藏勘探、地质灾害预测等领域。电磁法仪一般包括发射机和接收机两大部分。现阶段,电磁法仪器的发射机部分一般直接采用等宽PWM技术,其电流谐波畸变率较大,电压利用率不高,效率很低。   本文利用FPGA技术,根据SPWM自然采样法原理,设计了应用于电磁法仪的发射机的SPWM系统。该系统应用到现有的电磁法仪器中,
  • 关键字: FPGA  SPWM  Matlab  

基于SOPC的SPWM脉冲发生器的实现

  •   随着电力电子开关器件及技术的不断发展,SPWM(正弦波脉宽调制)技术在逆变控制领域得到广泛应用。传统的SPWM驱动芯片速度慢、不够灵活,存在着电路设计复杂、体积大、抗干扰能力差、设计周期长等缺点,对于许多有特殊要求的场合,由专用芯片很难满足实际的要求,因此,本文采用Altera公司的EP2C35F672C8N开发一种基于可编程片上系统的SPWM脉冲波形电路,SOPC技术将微处理器和SP-WM波形电路整合到一块FPGA器件当中。可编程的片上系统SOPC(System 0n Programmable Ch
  • 关键字: SOPC  SPWM  FPGA  

基于Verilog HDL的SPWM全数字算法的FPGA实现

  •   随着信号处理技术及集成电路制造工艺的不断发展,全数字化SPWM(正弦脉宽调制)算法在调速领域越来越受到青睐。实现SPWM控制算法的方法很多,其中模拟比较法因电路复杂、且不易与数字系统连接而很少采用;传统的微处理器因不能满足电机控制所要求的较高采样频率(≥1 kHz)而逐渐被高性能的DSP硬件系统所取代,但该系统成本高、设计复杂。与传统方法相比,在现场可编程逻辑器件FPGA上产生一种新的SPWM控制算法,具有成本低、研发周期短、执行速度高、可扩展能力强等优点。该技术进一步推动了变频调速技术的发展。
  • 关键字: Verilog HDL  SPWM  FPGA  

只谈核数没意义 带你重新认识手机SoC

  • 联发科已经提前发布了六核芯片,不过,只谈核数是否有用?你的电源管理、多媒体引擎、基带射频,甚至DSP处理能力,做的怎样?这篇文章可以告诉你手机SOC的诸多秘密。
  • 关键字: 手机  SOC  CPU  射频前端  
共7992条 178/533 |‹ « 176 177 178 179 180 181 182 183 184 185 » ›|

fpga soc介绍

您好,目前还没有人创建词条fpga soc!
欢迎您创建该词条,阐述对fpga soc的理解,并与今后在此搜索fpga soc的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473