首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga ip

fpga ip 文章 进入fpga ip技术社区

FPGA的快速入门经验谈(part1)

  • FPGA的快速入门经验谈(part1)-有很多年轻人,被割裂了历史,被荒废了未来,迷茫, 迷茫到几乎绝望,不过,他们还年轻,青春尚存,还有创造力,还有奋斗的资本,其中不乏不甘心被抛弃,被覆盖之人。
  • 关键字: FPGA  单片机  

FPGA开发技巧之同步复位与异步复位的理解

  • FPGA开发技巧之同步复位与异步复位的理解-前两天和师兄讨论了一下design rule其中提到了同步异步复位的比较这个常见问题,据说也是IC公司经常问到的一面试题。
  • 关键字: FPGA  同步复位  异步复位  

详细图解在NetFPGA上创建一个OpenFlow Switch的网络

  • 详细图解在NetFPGA上创建一个OpenFlow Switch的网络-Author: KiKiCompany:Digilent ChinaEmail : Date: 2012.02.14 目的 如 图所示,我们会创建一个基于OpenFlow Switch的网络。
  • 关键字: FPGA  NetFPGA  

用FPGA实现MAC核所要完成的功能

  • 用FPGA实现MAC核所要完成的功能-MAC发送模块可将上层协议提供的数据封装之后通过MII接口发送给PHY。
  • 关键字: FPGA  MAC  MII  

FPGA verilog实现的1602时钟计数器

  • FPGA verilog实现的1602时钟计数器-网上很少用人公开这一类代码,一搜FPGA 1602,都是写一个静态的显示,在实际应用中,是没有用的,因此这个简单的例子,给大家抛砖引玉了!
  • 关键字: FPGA  1602时钟计数器  

如何使用PlanAhead/Adept加速管脚排布

  • 如何使用PlanAhead/Adept加速管脚排布-在排布FPGA管脚生成ucf文件的过程中,当FPGA管脚较多的时候,手工排布管脚不仅效率低,而且很容易出错。借助PlanAhead和Adept等工具,可以很方便快速的实现管脚排布。
  • 关键字: PlanAhead  Adept  FPGA  

组合逻辑设计中的毛刺现象

  • 组合逻辑设计中的毛刺现象-和所有的数字电路一样,毛刺也是FPGA电路中的棘手问题,它的出现会影响电路工作的稳定性,可靠性,严重时会导致整个数字系统的误动作和逻辑紊乱。
  • 关键字: 毛刺  FPGA  电路  

FPGA管脚分配时需注意的一些事项

  • FPGA管脚分配时需注意的一些事项-设计过FPGA的原理图,看FPGA的手册,说管脚的分配问题,如时钟管脚要用GC类管脚,而且单端时钟输入时要用P类型的管脚,不能用N类型管脚等等。
  • 关键字: FPGA  

学习FPGA需要注意的几个重要问题

  • 学习FPGA需要注意的几个重要问题-如何学好FPGA呢,很多人很困惑,多数停留在基础位置徘徊,我就这方面问题给大家谈几点自己的看法。
  • 关键字: FPGA  数字电路  HDL语言  

使用Signal Tap II采集到的数据进行Matlab仿真

  • 使用Signal Tap II采集到的数据进行Matlab仿真-在使用FPGA进行无线通信或者进行信号处理时,一般按照这样的步骤进行
  • 关键字: FPGA  Matlab仿真  SignalTapII  

FPGA专家教您如何在FPGA设计中使用HLS

  • FPGA专家教您如何在FPGA设计中使用HLS-Luke Miller并非一开始就是HLS(高层次综合)的倡导者。在使用早期的工具版本的时候,他似乎有过一些糟糕的经历。
  • 关键字: FPGA  HLS  

深度学习算法有望在FPGA和超级计算机上运行

  • 深度学习算法有望在FPGA和超级计算机上运行-由NSF资助的一个研究项目,目前正在研究如何使用RDMA高性能连接器将深度学习算法在FPGA和跨系统之间运行;另一个由Andrew Ng和两个超算专家牵头的项目,则希望把模型放在超级计算机上,给它们一个Python接口。
  • 关键字: FPGA  深度学习  人工智能  

不可错过的400Gbps以太网演示

  • 不可错过的400Gbps以太网演示-在那里,毫无疑问你会驻足在赛灵思展位前(# 23)观看一个基于赛灵思Virtex UltraScale VU095 FPGA评估板VCU109的Spirent 400G以太网测试系统,该系统连接四个100Gbps的住友电工 CFP4 LR4光模块。
  • 关键字: 赛灵思  FPGA  光模块  

一个FPGA中现在可集成多少32位RISC处理器?

  • 一个FPGA中现在可集成多少32位RISC处理器?-Jan Gray是在FPGA中集成32位RISC处理器的专家,他写了一篇博客叫作FPGA CPU 新闻,副标题为 “使用FPGA开发并行计算机体系架构”。
  • 关键字: FPGA  RISC处理器  

基于FPGA开放流程的SDN转发引擎

  • 基于FPGA开放流程的SDN转发引擎-博主Greg Ferro在其Ethereal Mind网页上发布了一则关于 Corsa Technology简短博客信息,提到Corsa公司制作了一对基于FPGA开放流程的SDN转发引擎。Ferro同时简单讨论了此引擎是否适用于WANs网络。
  • 关键字: SDN  FPGA  WAN  
共7129条 63/476 |‹ « 61 62 63 64 65 66 67 68 69 70 » ›|

fpga ip介绍

您好,目前还没有人创建词条fpga ip!
欢迎您创建该词条,阐述对fpga ip的理解,并与今后在此搜索fpga ip的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473