首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fir;级联

fir;级联 文章 最新资讯

基于全相位幅频特性补偿的FIR滤波器设计

  • 提出一种基于全相位幅频特性补偿的FIR滤波器设计算法,此方法可通过设置频移参数λ来控制边界频率。该方法采用了偶对称的频率采样模式,对两个子滤波器作了反向的相移处理,另外还构造了一全相位单窗滤波器用于幅频特性补偿,再将此补偿滤波器和各子滤波器进行组合即可形成各种低通、高通、带通、陷波类型的滤波器。
  • 关键字: FIR  相位  补偿  滤波器设计    

FPGA实现FIR抽取滤波器的设计

  • 摘要:采用基于分布式算法思想的方法来设计FIR滤波器,利用FDAt001设计系统参数,计算滤波器系数,同时为了要满足系统要求考虑系数的位数。根据FIR数字滤波器结构,对FIR数字滤波器的FPGA实现方法进行分析。
    关键词
  • 关键字: FPGA  FIR  抽取滤波器    

一种基于FPGA并行流水线的FIR滤波器设计方案

  • 1 Fir滤波器原理
    有限冲激响应(FIR)数字滤波器和无限冲激响应(IIR)数字滤波器广泛应用于数字信号处理系统中。IIR数字滤波器方便简单,但它相位的非线性,要求采用全通网络进行相位校正,且稳定性难以保障。FIR滤
  • 关键字: FPGA  FIR  并行  流水线    

基于Matlab和FPGA的FIR数字滤波器设计及实现

  • 摘要:基于FIR数字滤波器的原理和层次化、模块化设计思想,结合Altera公司的CycloneII系列FPGA芯片,提出了FIR数字滤波器的实现硬件方案,给出了采用Matlab、QuartusⅡ设计及实现32阶低通FIR滤波器的方法步骤,仿真及
  • 关键字: Matlab  FPGA  FIR  数字    

不同阶数的FIR数字滤波器的DSP设计实现

  • FIR滤波器的结构主要是非递归结构,没有输出到输入的反馈。并且FIR滤波器很容易获得严格的线性相位特性,避免...
  • 关键字: FIR  数字滤波器  DSP  

基于FPGA的FIR数字滤波器设计与仿真

  • 数字滤波作为数字信号处理技术的重要组成部分,广泛应用于信号分离、恢复、整形等场合。FIR滤波器因其严格的线性相位特性而应用广泛,通过系统研究数字滤波器的基本理论及基于FPGA的实现方法。给出利用MATLAB仿真软件设计出符合要求的数字滤波器并对其进行仿真验证。
  • 关键字: FPGA  FIR  数字  滤波器设计    

提升LED驱动能力的级联变换器设计

  • 用3节碱性电池给20个~30个白色发光二极管(LED)供电,呈现了一个和传统的升压变换器有关的十分有趣的问题...
  • 关键字: LED  驱动  级联  

基于DSP Builder的FIR滤波器的设计与实现

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: DSP  FPGA  FIR  QuartusⅡ  

基于DSP Builder的14阶FIR滤波器的设计

  • 数字滤波器在数字信号处理的各种应用中发挥着十分重要的作用,他是通过对采样数据信号进行数学运算处理来达到频域滤波的目的。数字滤波器既可以是有限长单脉冲响应(FIR)滤波器也可以是无限长单脉冲响应(IIR)滤波器。在维纳滤波器理论发明的早期,人们使用IIR滤波器,但现在更多是使用FIR滤波器。本文按照Matlab/Simulink/DSP Builder/QuartusⅡ流程,设计一个FIR滤波器。Altera DSP Builder是连接Simulink和QuartusⅡ开发软件的DSP开发工具。在DSP
  • 关键字: 滤波器  设计  FIR  Builder  DSP  基于  

基于脉动阵列的FIR滤波器设计

  •   1引 言   有限长冲激响应(FIR)滤波器在数字信号处理中是一种基本的处理单元。无限长单位冲激响应(IIR)数字滤波器的优点是可以利用模拟滤波器设计的结果,但其缺点是不具有线性相位性。图像处理以及数据传输都要求信道具有线性相位特性,FIR滤波器可以做成严格的线性相位,避免被处理信号产生相位失真,还可以具有任意的幅度特性。此外,FIR滤波器的单位冲激响应是有限长的,因而滤波器一定是稳定的。   在数字滤波器的研究中,已经提出多种FIR滤波器的设计和实现方法,如并行结构、流水线结构、分布式结构等[1
  • 关键字: 有限长冲激响应  FIR  滤波器  MCU和嵌入式微处理器  

基于FPGA的高速FIR数字滤波器的设计

  •   1 引 言   目前FIR滤波器的实现方法主要有3种:利用单片通用数字滤波器集成电路、DSP器件和可编程逻辑器件实现。单片通用数字滤波器使用方便,但由于字长和阶数的规格较少,不能完全满足实际需要。使用DSP器件实现虽然简单,但由于程序顺序执行,执行速度必然不快。   FPGA有着规整的内部逻辑阵列和丰富的连线资源,特别适合于数字信号处理任务,相对于串行运算为主导的通用DSP芯片来说,其并行性和可扩展性更好。但长期以来,FPGA一直被用于系统逻辑或时序控制上,很少有信号处理方面的应用,其原因主要是因
  • 关键字: 嵌入式系统  单片机  FIR  滤波器  FPGA  MCU和嵌入式微处理器  

基于FPGA的分布式算法FIR滤波器设计

  •   引 言   FIR(finite impulse response)滤波器是数字信号处理系统中最基本的元件,它可以在保证任意幅频特性的同时具有严格的线性相频特性,同时其单位冲激响应是有限的,没有输入到输出的反馈,是稳定的系统。因此,FIR滤波器在通信、图像处理、模式识别等领域都有着广泛的应用。   目前FIR滤波器的硬件实现有以下几种方式:   一种是使用单片通用数字滤波器集成电路,这种电路使用简单,但是由于字长和阶数的规格较少,不易完全满足实际需要。虽然可采用多片扩展来满足要求,但会增加体积和
  • 关键字: 嵌入式系统  单片机  FIR  FPGA  滤波器  MCU和嵌入式微处理器  

基于Verilog HDL的FIR数字滤波器设计与仿真

  • 引言:数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足波器对幅度和相位特性的严格要求,避免模拟滤波器所无法克服的电压漂移、温度漂移和噪声等问题。有限冲激响应(FIR)滤波器能在设计任意幅频特性的同时保证严格的线性相位特性。   一、FIR数字滤波器   FIR滤波器用当前和过去输入样值的加权和来形成它的输出,如下所示的前馈差分方程所描述的。   FIR滤波器又称为移动均值滤波器,因为任何时间点的输出均依赖于包含有最新的M个输入样值的一个窗。
  • 关键字: 嵌入式系统  单片机  Verilog  HDL  FIR  数字滤波器  嵌入式  

基于DSPBuilder的FIR滤波器的设计与实现

  • 1 引言 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHDL等硬件描述语
  • 关键字: DSPBuilder  FIR  单片机  滤波器  嵌入式系统  
共110条 7/8 |‹ « 1 2 3 4 5 6 7 8 »
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473