据国外媒体报道,美国市场研究公司Gartner表示,全球半导体创业公司今年以来总计筹集了超过7.5亿美元资金,但其中约四分之一的投资来自于大型半导体公司旗下风投部门等战略投资者。
Gartner指出,在过去的这一年,风投公司主要青睐投资后期创业公司,与去年相比,今年获得投资的创业公司数量明显下降。每家公司获得的投资金额最高为4000万美元,平均为1430万美元。
Gartner表示,在获得投资的创业公司中,70%为无晶圆厂芯片公司,14%为EDA(电子设计自动化)公司,7%为IP公司,5%
关键字:
半导体 IP OEM
用可编程DSP器件实现数字滤波,通过修改滤波器参数可方便地改变滤波器的特性。以TMS320F2812数字信号处理器为核心,将滤波器算法作为DSP/BIOS的任务来实现,可方便地实现多任务系统。详细介绍一种基于DSP/B10S的软件开发过程,并在DSK2812平台上实现数字滤波器的开发实例,对需进行数字信号处理的多任务软件开发具有一定的参考价值。
关键字:
设计 实现 滤波器 数字 DSP/BIOS FIR 基于
随着集成电路设计技术和深亚微米制造技术的发展,集成电路已进入了片上系统时代。由于SoC结构极其复杂,对于设计者而言,数百万门规模的系统级芯片设计不可能一切从头开始,随着集成电路设计技术的发展,IP核的
关键字:
模块 设计 IP 音频 SoC 基于 音频
现场可编程门阵列(FPGA)器件广泛用于数字信号处理领域.而使用VHDL或VerilogHDL语言进行设计的难度较大。提出一种采用DSP Builder实现FIR滤波器的设计方案,按照Matlab/Simulink/DSP Builder/Modelsim/QuartusⅡ的设计流程,设计一个16阶的FIR低通滤波器,并完成了软硬件的仿真与验证。结果表明,该方法简单易行,可满足设计要求,它验证了采用DSP Builder实现滤波器设计的独特优势。
关键字:
Builder DSP FIR 滤波器
首先分析Chirp函数在频域上的一般特性,并且分析Altrea公司提供的数控振荡器知识产权核(NCO IP core)的输入/输出特性,通过MegaCore环境确定其输入控制字,通过外围逻辑电路实时向NCO IP core调入控制频率控制字以达到改变输出频率的目的,并通过在示波器上观测FPGA的运行情况,验证了该设计具有很好的输出效果。
关键字:
Chirp core NCO IP
Altera 公司 宣布推出业界首款支持 RapidIO® 2.1 规范的知识产权 (IP) 内核。Altera 的串行 RapidIO IP 内核可支持多达四条通道,每条通道速率为 5.0 GBaud,从而满足了无线市场日益增长的带宽和可靠性需求。该
关键字:
RapidIO Altera 2.1 IP
为设计一个项目可用的FIR数字带通滤波器,采用Matlab/Simulink软件中DSPBulider强大的算法模块设计工具,结合Altera公司的FPGA开发板实现FIR数字带通滤波器的系统集成、RTL级仿真、综合编译、下载等设计流程,并对正弦信号进行滤波,结果下载到开发板上用示波器观测,达到了预期的滤波效果和目的。基于DSPBuilder完成系统建模,省去了复杂的VHDL编程,还可针对具体模块进行参数设置从而适应不同的滤波需求。该方法实现简单、可靠,还可类推实现其他复杂的嵌入式系统设计。
关键字:
FPGA FIR 带通滤波器
Avago Technologies(安华高科技)今日宣布,公司提供的关键知识产权(IP, Intellectual Property)已经帮助Juniper Networks公司成功进行高性能硅芯片器件产品的开发,这些新设计为带来Juniper公司MX-3D平台Junos® Trio芯片组的一部分。Avago为提供通信、工业和消费性等应用模拟接口元器件之全球领导厂商。
每个器件都拥有接近100个SerDes串行/解串器通道,并且可以推动松散背板通道和多重背板连接器,除了展现出同级产品最
关键字:
Avago 硅芯片 IP
嵌入式TCP/IP技术在恒温振荡器中的应用,介绍了一种基于嵌入式TCP/IP技术的恒温振荡器的数据传输系统,使TCP/IP技术应用于恒温振荡器的设计,实现远程监控的功能。给出了恒温振荡器温度和速度控制等关键技术的实现方法。
关键字:
振荡器 应用 恒温 技术 TCP/IP 嵌入式 转换器
全球可编程逻辑解决方案领导厂商赛灵思公司与ARM公司宣布正式开展合作,在赛灵思FPGA中应用ARM处理器与互联技术。赛灵思公司目前已经开始采用ARM Cortex处理器IP,利用性能优化的ARM数字单元库(cell library)和嵌入式存储器,为未来的可编程平台提供支持。此外,两家公司还共同对下一代ARM® AMBA®互联技术进行定义,以增强并优化FPGA架构。
两大公司的合作, 意味着赛灵思致力于采用全线ARM技术,并充分利用ARM处理器的巨大优势为客户和生态系统开发人员提
关键字:
Xilinx FPGA Cortex IP
GSM 协会 (GSMA) 今天宣布推出 PathFinder Number Portability Discovery 服务。这是一种由 GSM 协会管理,由 Neustar, Inc. 经营的服务。这项新服务旨在成为全球号码可携带性的最先进解决方案,它面向的是全球22亿个受到号码可携带性影响的电话号码,而这一数字预计还将快速上升。号码可携带 (Number Portability) 目前已在全球超过52个国家实现,而且预计2010年年底之前还会在中国和印度等更多国家推行。这项服务还将集合全球几乎所
关键字:
GSM IP PathFinder
有限冲激响应(FIR)数字滤波器的设计实质是一个多参数优化的问题,而传统的一些优化设计方法,如遗传算法、神经网络法等,存在算法复杂,收敛速度慢,效果不明显等缺点。提出一种改进粒子群优化算法(IMPSO)的FIR数字滤波器设计。该方法首先根据粒子聚合度情况引入变异思想,克服PSO算法容易早熟的毛病,对算法进行改进,然后利用改进的IMPSO搜索滤波器参数的最优解,对FIR滤波器进行优化设计。实例设计FIR数字低通、带通滤波器,仿真结果表明,该方法具有算法简单,收敛速度快,鲁棒性好等优点。
关键字:
PSO FIR 数字 滤波器设计
脉冲宽度调制(PWM)是英文“Pluse Width Modulation”的缩写,简称脉宽调制。它是利用微处理器的数字输出来对模拟电路进行控制的一种非常有效的技术,根据相应的载荷的变化来调制晶体管栅极或基极的偏置,来实现开关稳压电源输出晶体管或晶体管导通时间的改变。这种方式能使电源的输出电压在工作条件变化时保持恒定,广泛应用于测量、通信、功率控制与变化等许多领域。
Actel公司免费提供PWM IP核:CorePWM。CorePWM是基于APB总线形式的,它的优点是可以
关键字:
Actel FPGA PWM IP 200909
日前,工业和信息化部软件与集成电路促进中心对外发布了《2008年集成电路IP核技术和市场调查报告》,全面总结了国际与国内的IP核技术与市场的发展状况,针对我国IP核产业的发展提出了对策与建议。
国内IP市场规模和交易领域
中国是全球最大的半导体市场之一,但是相对应的中国集成电路IP(知识产权)市场只有5610万美元,仅为全球市场的2.8%,仍属于起步阶段。根据Semico Research的分析,到2010年中国IP市场将增长到2.47亿美元,占全球市场的6%,年均增长率高达44.9%,远
关键字:
IC设计 集成电路 IP
电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
关键字:
签到卡 RFID TCP/IP
fir ip介绍
您好,目前还没有人创建词条fir ip!
欢迎您创建该词条,阐述对fir ip的理解,并与今后在此搜索fir ip的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473