高速DSP系统的电路板级电磁兼容性设计, 随着高速DSP技术的广泛应用,相应的高速DSP的PCB设计就显得十分重要。由于DSP是一个相当复杂、种类繁多并有许多分系统的数、模混合系统,所以来自外部的电磁辐射以及内部元器件之间、分系统之间和各传输通道间的串
关键字:
电磁兼容 设计 电路板 系统 DSP 高速
日前,德州仪器 (TI) 宣布在现有数字信号处理器 (DSP) + ARM® 产品的成功基础上推出 C6A816x Integra™ DSP + ARM 系列处理器。C6A816x Integra DSP + ARM 处理器不但可提供高达 1.5 GHz 的业界最快单内核浮点与定点 DSP 性能,而且还集成性能高达 1.5 GHz 的业界最快单内核 ARM Cortex™-A8 内核。
关键字:
德州仪器 DSP 处理器
大容量无线传输技术中DSP的启动,1 引言 在极低谱密度,高频谱利用率的大容量无线传输技术中,高速实时信号处理成为技术的 关键。目前市场上,能满足对高速实时信号处理的需要有具有良好的可编程性的器件主要有 DSP 和FPGA。 TMS320C6000 系
关键字:
DSP 启动 技术 传输 无线 大容量
条形码一般被用于将关键的字母数字信息转换为数字系统能够扫描和读取的符号信息,而无需每次都要将信息录...
关键字:
2D条形码 DSP CRC 解码
自即日起至2010年12月31日期间,合众达联合TI推出免费的、可永久持续升级的Code Composer Studio IDE v4.
凡购买任意一款合众达公司(SEED)的基于TI处理器平台的SEED-XDS560仿真器或SEED-XDS510仿真器,您将即刻免费获得铂金版支持永久持续升级的Code Composer Studio IDE v4.
同时,合众达为回馈老客户,凡购买过合众达仿真器的朋友,
可免费下载Code Composer Studio IDE v4
注册可
关键字:
合众达 DSP
提出一种设计全数字锁相环的新方法,采用基于PI控制算法的环路滤波器,在分析模拟锁相环系统的数学模型的基础上,建立了带宽自适应全数字锁相环的数学模型。使用DSP Builder在Matlab/Simulink环境下搭建系统模型,并采用FPGA实现了硬件电路。软件仿真和硬件测试的结果证明了该设计的正确性和易实现性。该锁相环具有锁频速度快、频率跟踪范围宽的特点。同时,系统设计表明基于DSP Builder的设计方法可缩短设计周期,提高设计的灵活性。
关键字:
相环 设计 实现 数字 适应 DSP Builder 带宽 基于
dsp-dmax介绍
您好,目前还没有人创建词条dsp-dmax!
欢迎您创建该词条,阐述对dsp-dmax的理解,并与今后在此搜索dsp-dmax的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473