首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dsp+fpga

dsp+fpga 文章 最新资讯

一种基于FPGA的准单输入调变序列生成器设计

  •   1.引言   随着集成电路复杂度越来越高,测试开销在电路和系统总开销中所占的比例不断上升,测试方法的研究显得非常突出。目前在测试源的划分上可以采用内建自测试或片外测试。内建自测试把测试源和被测电路都集成在芯片的内部,对于目前SOC级的芯片测试如果采用内建自测试则付出的硬件面积开销则是很大的,同时也增加了芯片设计的难度:因此片外测试便成为目前被普遍看好的方法。由于FPGA具有可重构的灵活性,利用FPGA来作为测试源实现片外测试就是一种非常有效的手段。   由于伪随机模式测试只需要有限个数的输入向量便
  • 关键字: 嵌入式系统  单片机  FPGA  序列生成器  Verilog  HDL  MCU和嵌入式微处理器  

ARM7与FPGA相结合在工业控制和故障检测中的应用(图)

FPGA新手入门

  • FPGA简介     FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在可编程阵列逻辑PAL(Programmable Array Logic)、门阵列逻辑GAL(Gate Array Logic)、可编程逻辑器件PLD(Programmable Logic Device)等可编程器件的基础什么是FPGA上进一步发展的产
  • 关键字: FPGA  新手  入门  元器件  其他IC  制程  

基于FPGA的串行Flash扩展实现

  •   1 引言   FPGA凭借其方便灵活、可重复编程等优点而日益被广泛应用;闪速存储器(Flash Memory)以其集成度高、成本低、使用方便等优点,在众多领域中也获得了广泛应用。在现代数字电路设计中。经常需要保存大量数据,而Flash存储速度快、体积小、功耗低且价格低廉,可在线电擦写,信息在掉电后不会丢失,因此成为设计人员的首选。   2 M25P80的介绍   Flash是一种具有电可擦除的可编程ROM,可以分为两大类:并行Flash和串行Flash。并行Flash存储量大,速度快;而串行Fl
  • 关键字: 嵌入式系统  单片机  FPGA  Flash    MCU和嵌入式微处理器  

基于DSP的最小图像采集处理系统设计

  • 采用TI公司的TMS320C6713,通过地址译码和总线隔离,直接将数字图像传感器芯片OV7620接入;利用EDMA独立传送的特点,在不增加DSP软件开销和对总线占用的情况下,实现视频图像的实时采集和处理。
  • 关键字: 处理  理系  设计  采集  图像  DSP  最小  基于  

用CH365实现PCI息线与DSP的通信

  • 针对数控机床控制发展中的新要求,提出并设计一种新型的控制方案。运用PCI总线实现与DSP的通信,以提高控制效率和实时性;应用CPLD解决双口RAM的仲裁控制逻辑问题。在硬件设计完成之后,提出了双向通信的软件测试方法。
  • 关键字: 通信  DSP  PCI  实现  CH365  

DSP开发中值得注意的几个问题

  •     DSP是数字信号处理或数字信号处理器的缩写,它的应用正随着数字化的飞速发展而日益广泛。但是如何很快地入门进行DSP开发,一直都是业界讨论的问题。本文将以德州仪器公司(TI)的DSP为例来介绍一些开发经验,以供大家参考。            选择DSP的型号          &n
  • 关键字: DSP  开发  问题  嵌入式系统  嵌入式  

地面数字电视符号与载波同步的FPGA实现

  •   1 引言   中国于2006年8月颁布了数字电视的地面广播标准GB20600-2006,成为继美国ATSC、欧洲DVB-T、日本ISDB-T之后又一重要的地面数字电视广播的国家标准。GB20600-2006中对中国数字电视地面传输(DigitalTerrestrial Television Broadcasting,DTTB)系统传输的帧结构、信道编码和调制作了具体的规定。其中帧结构的基本单元——信号帧采用了循环扩展的时域帧头结构,即在每3780个符号的帧体前加入一定长度的经循环扩展后的伪随机序列作
  • 关键字: 嵌入式系统  单片机  数字电视  FPGA  载波  MCU和嵌入式微处理器  

Xilinx推出针对Intel前端总线(FSB)的FPGA加速解决方案

  •   赛灵思公司宣布开始正式发放高性能计算行业首款针对Intel前端总线(FSB)的FPGA加速解决方案商业许可。基于高性能65nm Virtex™-5 平台 FPGA 和Intel® QuickAssist技术,赛灵思公司的加速计算平台(Accelerated Computing Platform, ACP)M1许可包支持实现全速1066MHz FSB性能。ACP M1许可包目前已开始向系统集成商提供,支持他们进行解决方案的开发,以提高基于Intel处理器的服务器平台的性能,并保证把功
  • 关键字: 嵌入式系统  单片机  赛灵思  FPGA  FSB  

AVS编码与DSP实现的视频编码器

  • 介绍一种基于TMS320DM6446的视频压缩处理系统,该系统采用我国具有自主知识产权的AVS编码标准,可实现对视频信号的高速实时处理;详细介绍了系统的硬件原理及结构、软件设计与实现以厦AVS编码标准的主要技术指标,并针对TMS329DM6446芯片的特点对算法和软件设计进行了优化。
  • 关键字: 视频  编码器  实现  DSP  编码  AVS  

单片DSP处理器功能系统的SOPC技术设计

  • 单片DSP处理器功能系统的SOPC技术设计,结合Altera公司推出的Nios II嵌入式软核处理器,提出一种具有常规DSP处理器功能的NiosII系统SOPC解决方案
  • 关键字: SOPC  技术  设计  系统  功能  DSP  处理器  单片  

德州仪器全球核心大学计划登陆中国

  •   德州仪器|仪表(TI)宣布诚邀中国三所大学--清华大学、上海交通大学及电子科技大学加入其“全球核心大学计划”,由此进一步加强其对中国技术创新的承诺。上述三所大学将和全球另外四所大学共同组成TI大学合作项目的研究网络。此次中国大学的加入充分体现了TI致力于长期发展中国教育与高等研究事业的决心。   TI中国大学计划始于1996年。十多年来,TI不仅支持上述三所大学设立了数字信号处理(DSP)技术中心,并在其他141所中国大学中建立了160多个实验室。目前,TIDSP、微控制器以及模拟技术在这些大学的教
  • 关键字: 消费电子  德州仪器  DSP  大学  嵌入式  

基于FPGA的李沙育图形在手持式示波表中实现

  •   1.引言   示波器测量频率和相位的方法很多, “李沙育图形法”就是其中用得最多的一种。“李沙育图形法”又称波形合成法,就是将被测频率的信号和频率已知的标准信号分别加至示波器的Y轴输入端和x轴输入端,在示波器显示屏上将出现一个合成图形,这个图形就是李沙育图形。李沙育图形随两个输入信号的频率、相位、幅度不同,所呈现的波形也不同。   早期的模拟示波器显示李沙育图形的原理是将电信号转换为光信号,核心部分是阴极射线示波管(CRT)。将输入信号加到示波管内部的偏转系统,高速电子经聚焦、加速和偏转后,打到荧
  • 关键字: 嵌入式系统  单片机  FPGA  示波器  MCU和嵌入式微处理器  
共9906条 587/661 |‹ « 585 586 587 588 589 590 591 592 593 594 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473