首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dds+pll

dds+pll 文章 进入dds+pll技术社区

基于FPGA的并行多通道激励信号产生模块

  • 引言并行测试的实现途径分为软件方式和硬件方式。用软件方式实现并行测试,关键是对测试任务的分...
  • 关键字: FPGA  NiosII  FIFO  DDS  多通道激励信号  

基于MXT8051的太阳能可调逆变电源

  • 随国家节能环保推行政策的出台以及太阳能开发技术的不断完善,太阳能作为一种绿色的能源逐渐为工业和家庭所用;但如今外设工作复杂多变,对电源(特别是交流电源)的要求越来越严峻,本设计针对这一瓶颈提供了一套控制系统,可以有效解决多种环境下的用电。基于MXT8051的太阳能可调逆变电源采用MXT8051做微控制器控制,12864液晶显示,键盘输入,正弦波频率、相位及幅值的调制;再由放过充模块控制太阳能板的充电储能输出;正弦波输出调节模块由DDS芯片AD98508集成模块产生可调节波形,再由高频放大模块放大输出。整个
  • 关键字: 时代民芯  MXT8051  DDS  AD9850  

基于单片机的频率特性测试仪设计

  • 本文介绍了基于DDS技术的频率特性测试仪的设计方法。在设计中扫频信号源采用DDS芯片AD9851实现,以单片机AT89C52为控制核心,控制整个系统协调工作并实时对所测数据进行处理, LCD显示幅频特性和相频特性曲线,实现了系统的小型化和全数字化。
  • 关键字: 单片机  测试仪  DDS  幅频特性  相频特性  201006  

PLL-VCO设计及制作

  • 在此说明以晶体振荡器做为基准振荡器,将其与VCO以及PLL电路组合成为信号产生器的情形也被称为频率合成器。
    此一PLL-VCO电路的设计规格如表l所示。振荡频率范围为40M~60MHz内的10MHz宽。每一频率阶段(step)宽幅为10
  • 关键字: PLL-VCO    

PLL电路设计原理及制作

  • 在通信机等所使用的振荡电路,其所要求的频率范围要广,且频率的稳定度要高。

    无论多好的LC振荡电路,其频率的稳定度,都无法与晶体振荡电路比较。但是,晶体振荡器除了可以使用数字电路分频以外,其频率几乎无法
  • 关键字: PLL  电路设计  原理    

与石英晶体振荡器等效的频率稳定的1~399KHZ PLL合成振荡电路

  • 电路的功能如果要求振荡频率准确、稳定度好,采用石英晶体振荡器作本振的PLL合成振荡电路是比较合适的。但本电路采用了C-MOS型的PLL IC(4046),VCO输出为方波,能以1KHZ为一级在1KHZ~399KHZ范围内连续变化。全部采
  • 关键字: PLL  合成  振荡  电路  399KHZ  稳定  晶体  振荡器  等效  频率  

采用PLL(锁相环)IC的频率N(1~10)倍增电路

  • 电路的功能很多电路都要求把频率准确地倍增,使用PLL电路可很容易组成满足这种要求的电路。例如主振频率为1KHZ,若使用倍增器内插10个脉冲,可变成10KHZ的脉冲信号。在VCO中,即使主振频率发生变化,也能获得跟踪主振
  • 关键字: PLL  10  IC的  锁相环    

ADI 发布针对RF设计的新版PLL频率合成器设计软件

  •   ADI全球领先的高性能信号处理解决方案供应商,和提供覆盖整个 RF 信号链的 RF IC 功能模块的全球领导者,最近宣布发布 ADIsimPLL(TM) 3.3版 ( http://www.analog.com/adisimpll ),这是其大获成功的锁相环 (PLL) 电路设计和评估工具的最新版本。ADIsimPLL 3.3版 ( http://www.analog.com/adisimpll ) 可协助用户对采用 ADI PLL 频率合成器 ( http://www.analog.com/zh/p
  • 关键字: ADI  PLL  频率合成器  

Hittite PLL以质取胜

  •   频率源可以说是一个通信系统的心脏,心脏的好坏很大程度上决定着一个机体的健康状况,而锁相环又是频率源的主要组成部分,因此性能优异的锁相环芯片对于通信系统来说是非常重要的。   锁相环的相位噪声对电子设备和电子系统的性能影响很大。从频域看它分布在载波信号两旁按幂律谱分布,无论做发射激励信号,还是接收机本振信号以及各种频率基准时,这些相位噪声将在解调过程中都会和信号一样出现在解调终端,引起基带信噪比下降,误码率增加。   低相噪Hittite锁相环产品分为集成VCO和没有集成VCO两种。集成VCO的PL
  • 关键字: 世强电讯   PLL  基站类锁相环  

一种基于DDS技术的信号发生器研究与实现

  • 首先阐述了DDS技术的基本原理,在此基础上,实现了一种采用单片机AT89S52控制AD9850芯片的任意信号发生器系统。理论研究和实验结果表明,该系统可产生频率和幅值均可调的正弦波、三角波和方波,且频带宽、精度高、稳定性好。
  • 关键字: DDS  信号发生器    

基于DDS+PLL高性能频率合成器的设计与实现

  • 基于DDS+PLL高性能频率合成器的设计与实现,摘要:结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113完成了GSM 1 800 MHz系统中高性能频率合成器的设计与实现。详细介绍系统中核心芯片的性能、结构及使用方法,并运用ADS和ADISimPLL软件对设计方案进行
  • 关键字: 合成器  设计  实现  频率  高性能  DDS  PLL  基于  

DDS+PLL高性能频率合成器的设计与实现

  • DDS+PLL高性能频率合成器的设计与实现,摘要:结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113完成了GSM 1 800 MHz系统中高性能频率合成器的设计与实现。详细介绍系统中核心芯片的性能、结构及使用方法,并运用ADS和ADISimPLL软件对设计方案进行
  • 关键字: 设计  实现  合成器  频率  PLL  高性能  DDS  

基于FPGA的DDS设计

  • 摘要:利用现场可编程门阵列(FPGA)设计并实现直接数字频率合成器(DDS)。结合DDS的结构和原理,给出系统设计方法,并推导得到参考频率与输出频率间的关系。DDS具有高稳定度,高分辨率和高转换速度,同时利用Ahera公司
  • 关键字: FPGA  DDS    

基于PLL和TDA7010T的无线收发系统设计

  • 摘要:设计一种基于PLL和TDA7010T的无线收发系统。该系统由发射电路、接收电路和控制电路3部分组成。发射电路采用FM和FSK调制方式,用锁相环(PLL)稳定栽渡频率,实现模拟语音信号和英文短信的发射。接收电路以TDA701
  • 关键字: 系统  设计  收发  无线  PLL  TDA7010T  基于  
共391条 19/27 |‹ « 17 18 19 20 21 22 23 24 25 26 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473