首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> cpld/fpga

cpld/fpga 文章 最新资讯

FPGA for DSP的精彩问答

  • 问:现在DSP跟微处理器结合的情况比较多,实现DSP功能的FPGA是否也要和微处理器合作?答:现在90%以上的FPGA都运用在处理器上,这也正是FPGA这方面的优势。你可以用FPGA的逻辑搭建一个软处理器,也可以选用具有内嵌硬处理器的产品。因此,可以很容易在FPGA上实现微处理器的性能。 问:FPGA已经能够实现DSP,为何还要专门开发为DSP应用的FGPA?答:首先,所有的FPGA都有乘法器,如果你可以拿这些乘法器做数字信号处理,但是不是最优化的。例如,如果你选择Xilinx Spartan的产品,你
  • 关键字: 0706_A  DSP  FPGA  单片机  嵌入式系统  杂志_专题  

基于CPLD的120MHz高速A/D采集卡的设计

  • 介绍了一种基于复杂可编程逻辑器件(CPLD)的120MHz高速A/D采集卡的设计方法。
  • 关键字: CPLD  120  MHz  采集    

基于CPLD的CCD相机图像信号模拟器的设计

  • 1 引言   多年来CCD 器件以体积小、重量轻、功耗小、工作电压低和抗烧毁等优点以及在分辨率、动态范围、灵敏度、实时传输、自扫描等特性,广泛地应用于摄像器材、气象、航天航空、军事、医疗以及工业检测等众多领域。   在对某多通道高速CCD相机输出图像信号的采集系统设计过程当中,我们需要对此系统在正式使用之前进行调试,来测试它能否正常工作。本文利用CPLD和LVDS严格对CCD相机的输出接口进行了模拟,并且以LVDS方式输出图像信号。      &n
  • 关键字: CCD相机  CPLD  单片机  嵌入式系统  信号模拟器  

一种用CPLD实现的短帧交织器设计

  • 本文以CDMA2000语音传输标准下短帧为例,给出了具体的12×16的A型分组比特交织器和解交织器。
  • 关键字: CPLD  短帧交织器    

基于FPGA的轮询合路的设计和实现

  • 针对高密度接口设计中基于字节处理和整包处理的转换问题,本文提出了分片轮询调度和改进式欠账轮询调度相结合的调度策略
  • 关键字: FPGA  轮询合路    

基于FPGA的位宽可扩展多路组播复制的实现

  • 用VHDL语言在FPGA内部编程实现组播复制。本文介绍其实现方法,并给出了时序仿真波形。通过扩展,该设计可以支持多位宽、多路复制,因而具有较好的应用前景。
  • 关键字: FPGA  位宽  多路    

具有多个电压轨的FPGA和DSP电源设计实例(二)

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: DSP  电源设计  FPGA  德州仪器  

具有多个电压轨的FPGA和DSP电源设计实例(一)

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: DSP  电源设计  FPGA  

基于FPGA的二值图像连通域标记快速算法实现

  • 摘  要:针对高速图像目标实时识别和跟踪任务,需要利用系统中有限的硬件资源实现高速、准确的二值图像连通域标记,提出了一种适合FPGA实现的二值图像连通域标记快速算法。算法以快捷、有效的方式识别、并记录区域间复杂的连通关系。与传统的二值图像标记算法相比,该算法具有运算简单性、规则性和可扩展性的特点。利用FPGA实现该算法时,能够准确有效的识别出图像中复杂的连通关系,产生正确的标记结果。在100MHz工作时钟下,处理384
  • 关键字: FPGA  单片机  二值图像连通域标记  嵌入式系统  

基于FPGA的高速可变周期脉冲发生器的设计

  • 1 引 言 要求改变脉冲周期和输出脉冲个数的脉冲输出电路模块在许多工业领域都有运用。采用数字器件设计周期和输出个数可调节的脉冲发生模块是方便可行的。为了使之具有高速、灵活的优点,本文采用Atelra公司的可编程芯片FPGA设计了一款周期和输出个数可变的脉冲发生器。经过板级调试获得良好的运行效果。 2 总体设计思路 脉冲的周期由高电平持续时间与低电平持续时间共同构成,为了改变周期,采用两个计数器来分别控制高电平持续时间和低电平持续时间。计数器采用可并行加载初始值的N位减法计数器。设定:当要求的高电平
  • 关键字: FPGA  单片机  脉冲发生器  嵌入式系统  

基于CPLD的数字滤波抗干扰电路设计

  • 引言 红外密集度光电立靶测试系统是一种用于测量低伸弹道武器射击密集度的新型的测试系统,它既可用于金属弹丸的测试,又可测试非金属弹丸,具有反映灵敏、精度高而稳定、操作简单、容易维护等优点,已被许多靶场投入使用。 光电靶的基本原理是:当光幕内的光通量发生足够大的变化时,光电传感器会响应这种变化而产生电信号。这就是说,一些非弹丸物体在穿过光幕时也会使光幕内的光通量发生变化以使光电传感器产生电信号。从原理上讲。这种现象并非异常,而从测试来讲,则属于干扰。在具体靶场测试中,当干扰严重时,可能会导致测试无法进行
  • 关键字: CPLD  单片机  干扰电路  嵌入式系统  数字滤波  逻辑电路  

FPGA所需的电源供应:深入分析

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: 美国国家半导体公司  FPGA  DC/DC  

基于FPGA的IDE硬盘接口卡的实现

  • 引言 本文采用FPGA实现了IDE硬盘接口协议。系统提供两套符合ATA-6规范的IDE接口,一个与普通IDE硬盘连接,另一个与计算机主板上的IDE接口相连。系统采用FPGA实现接口协议,完成接口数据的截获、处理(在本文中主要是数据加密)和转发,支持PIO和Ultra DMA两种数据传输模式。下面重点介绍用FPGA实现接口协议的方法。 1 IDE接口协议简介 1.1 IDE接口引脚定义 IDE(Integrated Drive Electronics)即“电子集成驱动器”,又称为ATA接口。表1列
  • 关键字: FPGA  IDE硬盘  单片机  嵌入式系统  存储器  

基于ARM和FPGA的多功能车辆总线嵌入式系统设计

  • 基于ARM和FPGA的多功能车辆总线嵌入式系统设计,本文介绍了一种基于ARM和FPGA,从软件到硬件完全自主开发多功能车辆总线(Multifunction Vehicle Bus)MVB嵌入式系统的设计和实现。
  • 关键字: 嵌入式  系统  设计  总线  多功能车  ARM  FPGA  基于  

赛灵思推出新型完整FPGA解决方案

  •   赛灵思公司宣布推出支持DDR2 SDRAM接口的低成本Spartan™-3A FPGA开发套件、支持多种高性能存储器接口(I/Fs)的Virtex™-5 FPGA 开发平台(ML-561) ,以及存储器接口生成器(MIG)软件1.7版本。这些完整的解决方案使FPGA用户能够快速实施并验证在不同数据速率和总线宽度下的专用存储器接口设计,从而加快产品的上市时间。   这些包括器件特性描述、数据输入电路以及存储器控制器的解决方案,均已在使用了美光科技公司(Micron Techn
  • 关键字: FPGA  单片机  嵌入式系统  赛灵思  
共7028条 447/469 |‹ « 445 446 447 448 449 450 451 452 453 454 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473