首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> cpld/fpga

cpld/fpga 文章 进入cpld/fpga技术社区

数字拷贝机的FPGA设计

  •   光盘拷贝机通常由一台CD-ROM驱动器、数台CD-R或CD-RW刻录机和一个拷贝控制器组成。拷贝控制器首先从CD-ROM驱动器中读出源盘数据,然后将数据流分多路传输到各个刻录机,控制所有的刻录机同步刻录CD-R光盘。目前市场上的光盘拷贝机主要有联机拷贝机、脱机拷贝机和自动拷贝机三种类型。   (1)联机拷贝机   联机光盘拷贝机由一台通用PC机和一个装有SCSI接口刻录机的塔式机箱组成,塔箱与PC机之间用SCSI电缆相连。联机拷贝机使用PC机作为光盘拷贝机控制器,并利用专门的CD-R拷贝软件将刻录
  • 关键字: FPGA  数字拷贝机  CPLD  CPU  DMA  

基于NiosII的多通道PWM信号测量/产生器节点设计

  • 针对于列车控制系统半实物仿真平台测速测距模块的多通道PWM信号测量/产生的要求,提出了一种利用NiosII软核处理器替代通讯用MCU的智能多通道PWM信号测量/产生器的设计方案。
  • 关键字: NiosII  PWM  FPGA  SOPC  200807  

基于FPGA的QPSK及OQPSK信号调制和解调电路设计

  •   0 引言   调制识别技术在军事、民用领域都有十分广泛的应用价值,近年来一直受到人们的关注。随着更多调制方式的使用,调制识别技术也在不断向前发展,并应用于各个领域。   数字调制信号又称为键控信号,调制过程可用键控的方法由基带信号对载频信号的振幅、频率及相位进行调制。这种调制的最基本方法有3种:振幅键控(ASK)、频移键控(FSK)、相移键控(PSK)。根据所处理的基带信号的进制不同,它们可分为二进制和多进制调制(M进制)。多进制数字调制与二进制相比,其频谱利用率更高。其中QPSK(即4PSK)是
  • 关键字: FPGA  数字调制信号  调制识别  QPSK  

基于ADSP-BF533和EPM7160实现的多路UART接口电路设计

  •   0 引言   目前,在数字信号处理技术中,DSP+CPLD是控制接口设计中比较常用的方式。然而,AD-SP-BF533虽有异步串口,但该芯片只有一个异步串口,当一个系统中出现多个UART接口时,ADSP-BF533就显得无能为力了。为此,本文采用CPLD来实现多路UART接口的设计,以满足ADSP-BF533与多路UART接口的通信。   1 ADSP-BF533简介   ADSP-BF533处理器是Blackfin系列产品中的一员。其最大工作频率可达600 MHz。Blackfin处理器内核包
  • 关键字: DSP  CPLD  UART  接口电路  处理器  DMA  

LPC2131基于CPLD的CAN接口设计

  •   引 言   Philips公司的LPC213l是基于ARM7TDMI-S的高性能32位RISC微控制器。它具有ARM处理器的所有优点——低功耗、高性能和较为丰富的片上资源,但LPC2131内部没有集成CAN控制器,而无法利用CAN总线来进行通信。为了使得LPC2131能够利用CAN总线进行通信,可以通过外部扩展来实现其功能。目前,比较普通的方法是在LPC2131的外部采用CAN控制器设计CAN总线接口。LPC2131与CAN控制器的接口电路如图1所示。   这种方法中,
  • 关键字: CPLD  CAN  ARM  处理器  EPM3128  

Flash外部配置器件在SOPC中的应用

  •   1 Flash在SOPC中的作用   Flash在SOPC中的作用主要表现在两方面:一方面,可用Flash来保存FPGA的配置文件,从而可以省去EPCS芯片或解决EPCS芯片容量不够的问题。当系统上电后,从Flash中读取配置文件,对FPGA进行配置。另一方面,可用Flash来保存用户程序。对于较为复杂的SOPC系统,用户程序一般较大,用EPCS来存储是不现实的。系统完成配置后,将Flash中的用户程序转移到外接RAM或片内配置生成的RAM中,然后系统开始运行。   2 Flash编程的实现  
  • 关键字: FPGA  SOPC  Flash  RAM  NiosII  

基于FPGA的核物理实验定标器的设计与实现

  •   定标器在大学实验中有很广泛的应用,其中近代物理实验中的核物理实验里就有2个实验(G-M计数管和β吸收)要用到高压电源和定标器,而目前现有的设备一般使用的是分立元器件,已严重老化,高压极不稳定,维护也较为困难;另一方面在许多常用功能上明显欠缺,使得学生的实验课难以维持。为此我们提出了一种新的设计方案:采用EDA进行结构设计,充分发挥FPGA(Field Programmable Gate Array)技术的集成特性,抛弃原电路中众多晶体管,成功地对系统中的大量处理电路进行了简化和集约,提高了仪
  • 关键字: FPGA  定标器  核物理实验  G-M  

基于ADPCM算法的汽车智能语音报警系统的设计

  •   1 前言   为了防止汽车发生交通事故,当汽车智能检测装置探测到前方有危险时,必须向驾驶员发出警告信息。语音报警向驾驶员明确提示危险,以便驾驶员能及时准确地采取措施。因此,本文提出数字语音处理技术,先将各种状况的报警信息进行数字化采集、存储,遇到危险时,将判断危险类型并自动选择播放存储的报警信息。由于语音信息量大,直接存储需占用庞大的存储空间,为此,本文采用FPGA实现ADPCM(Adaptive Differential Pulse CodeModulation,自适应差分脉冲编码调制)编解码器设
  • 关键字: 汽车  语音报警  ADPCM  FPGA  单片机  

基于CPLD+MCU的新型光栅数显系统设计

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: 光栅  正交脉冲  掉电数据存储  CPLD  EPM240  STC89C516RD  

基于TLC5510的数据采集系统设计

  •   1 TLC5510简介   TLC5510是美国德州仪器(TI)公司的8位半闪速架构A/D转换器。采用CMOS工艺,大大减少比较器数。TLC5510最大可提供20 Ms/s的采样率,可广泛应用于高速数据转换、数字TV、医学图像、视频会议以及QAM解调器等领域。TLC5510的工作电源为5 V,功耗为100 mW(典型值)。内置采样保持电路,可简化外围电路设计。TLC5510具有高阻抗并行接口和内部基准电阻,模拟输入范围为0.6 V~2.6 V。   1.1 引脚功能描述   TLC5510采用2
  • 关键字: 数据采集  CMOS  A/D转换器  FPGA  

CDMA2000基带信号发生器的FPGA+DSP实现

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: CDMA2000  DSP  基带信号发生器  FPGA  

基于MCU+CPLD的新型光栅数显系统设计

  •   1 引言   光栅数显系统主要用于普通机床,可直接显示机床加工的长度值,有助于提高加工精度和效率。目前国内市场上的光栅数显系统大多采用国外集成电路实现,研发成本高,且不便于操作人员使用。针对这种状况,研发了基于MCU+CPLD的新型光栅数显系统。该系统具有计数精度高、成本低、操作方便以及升级快等特点,能够处理高达5 MHz/s的正交脉冲,并在掉电时有效存储当前长度值,其数码管可显示关键的长度值,点阵式液晶屏还可显示相关的提示信息。   2 系统工作原理   利用CPLD实现正交脉冲处理逻辑电路,
  • 关键字: MCU  CPLD  光栅数显  正交脉冲  

华禹公司在P1200便携式手持机中选用MAX IIZ CPLD

  •   Altera宣布,深圳市华禹高科技有限公司在其新的P1200便携式手持机中选用了MAX IIZ CPLD。之所以选用Altera MAX IIZ CPLD,是因为它不但可以迅速安全地实现新特性和功能,而且还具有最低的功耗和最小的电路板面积,该器件管理P1200便携式手持机中的多个接口,包括射频识别(RFID)读卡器、红外数据协会(IRDA)传感器、蓝牙接口以及LED控制端口等。该P1200便携式手持机已于5月1日正式在杭州公交自行车项目中使用,并将会在8月应用于北京奥运的身份识别,物流领域以及公交等小
  • 关键字: Altera  CPLD  华禹  手持机  

基于FPGA的多路数字量采集模块设计

  •   1 引言   测控系统常常需要处理所采集到的各种数字量信号。通常测控系统采用通用MCU完成系统任务。但当系统中采集信号量较多时,仅依靠MCU则难以完成系统任务。针对这一问题,提出一种基于FPGA技术的多路数字量采集模块。利用FPGA的I/O端口数多且可编程设置的特点,配以VHDL编写的FPGA内部逻辑,实现采集多路数字量信号。   2 模块设计方案   2.1 功能要求   该数字量采集模块主要功能是采集输入的36路数字及脉冲信号,并将编帧后的信号数据上传给上位机,上位机经解包处理后显示信号相
  • 关键字: FPGA  数字量采集  测控  USB单片机  MCU  FIFO  

基于FPGA的FFT处理器设计

  •   1 引言   随着数字技术的快速发展,数字信号处理已深入到条个领域。在数字信号处理中,许多算法如相关、滤波、谱估计、卷积等都可通过转化为离散傅立叶变换(DFT)实现,从而为离散信号分析从理论上提供了变换工具。但DFT计算量大,实现困难。快速傅立叶(FFT)的提出,大大减少了计算量,从根本上改变了傅立叶变换的地位,成为数字信号处理中的核心技术之一,广泛应用于雷达、观测、跟踪、高速图像处理、保密无线通信和数字通信等领域。   目前,硬件实现FFT算法的方案主要有:通用数字信号处理器(DSP)、FFT专
  • 关键字: FPGA  FFT  处理器  DFT  DSP  
共7021条 416/469 |‹ « 414 415 416 417 418 419 420 421 422 423 » ›|

cpld/fpga介绍

您好,目前还没有人创建词条cpld/fpga!
欢迎您创建该词条,阐述对cpld/fpga的理解,并与今后在此搜索cpld/fpga的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473