首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> cpld/fpga

cpld/fpga 文章 进入cpld/fpga技术社区

新型FPGA是Lattice高增长的主要驱动力

  • 不同于其他小FPGA厂商或被收购或转型的命运,作为中低端FPGA厂商,Lattice一直坚持把握市场定位,并以速度和敏捷为目标,存活在了这个竞争激烈的市场当中。同时还能连续三年保持营业额的高速增长,逐渐成为无可争议的低成本、低功耗和小尺寸FPGA的领导者。为此,我们特别专访了Lattice总裁兼CEO:Darin Billerbeck,听他来给我们讲述Lattice的成功秘诀。
  • 关键字: Lattice  FPGA  IC  

基于FPGA/CPLD的VHDL语言电路设计优化方法

  •   VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工业标准硬件描述语言,是随着可编程逻辑器件(PLD)的发展而发展起来的。它是一种面向设计、多层次的硬件描述语言,是集行为描述、RTL描述、门级描述功能为一体的语言,并已成为描述、验证和设计数字系统中最重要的标准语言之一。由于VHDL在语法和风格上类似于高级编程语言,可读性好,描述能力强,设计方法灵活,可移植性强,因此它已成为广大EDA工程师的首选。目前,
  • 关键字: FPGA  CPLD  VHDL  

基于CPLD的LED显示屏控制电路设计

  •   引言   近年来,随着计算机技术和集成电路技术的飞速发展,得到广泛应用的大屏幕显示系统当属视频LED显示系统。在LED显示技术中,由于红色、绿色发光二极管的亮度、光效色差等性能也得到了很大的提高,加之计算机多媒体制作软件的发展,现在伪彩视频LED显示系统的制造成本大大降低,应用领域不断增加。这种伪彩色视频LED显示系统采用了计算机多媒体技术,全同步动态显示视频图像,图像清晰,亮度高,无拼缝,每种颜色的视频灰度等级已经由早期的16级灰度上升现在的256灰度,随着大规模集成电路和专用元器件的发展,256
  • 关键字: CPLD  LED  显示屏  

STM32再学习之工程师眼中的SPI

  •   前些天,有位网友谈到通过FPGA来实现SPI通讯。通过帖子的回复发现好多网友对SPI通讯还有些疑惑,于是今天就带着大家从SPI的标准协议,SPI在STM32单片机上的配置及在74HC595逻辑芯片通讯的实例来全方面认识一下这个既复杂又简单的通讯协议。  SPI 是Serial Peripheral Interface的缩写,直译为串行外围设备接口,SPI是Motorola公司推出的一种同步串行通讯方式,是一种四线同步总线,因其硬件功能很强,与SPI有关的软件就相当简单,使MCU有更多的时间处理其他事务
  • 关键字: FPGA  SPI  MCU  

基于CPLD的DRAM控制器设计方法

  •   80C186XL16位嵌入式微处理器是Intel公司在嵌入式微处理器市场的上导产品之一,已广泛应用于电脑终端、程控交换和工控等领域。在该嵌入式微处理器片内,集成有DRAM RCU单元,即DRAM刷新控制单元。RCU单元可以自动产生DRAM刷新总线周期,它工作于微处理器的增益模式下。经适当编程后,RCU将向将处理器的 BIU(总线接口)单元产生存储器读请求。对微处理器的存储器范围编程后,BIU单元执行刷新周期时,被编程的存储器范围片选有效。   存储器是嵌入式计算机系统的重要组成部分之一。通常采用静态
  • 关键字: CPLD  DRAM  VHDL  

Altera可编程逻辑成为软件定义数据中心的关键DNA

  •   Altera公司(NASDAQ: ALTR)今天宣布,其FPGA成为软件定义数据中心(SSDC)开发的核心组成,Altera与微软研究院以及必应合作,加速网络搜索引擎部分的开发。Altera的现场可编程逻辑阵列(FPGA)加速了大量数据在服务器上的处理过程,帮助解决大数据难题,满足了巨大的分布式工作负载需求。   微软在名为《一种加速大规模数据中心服务的重新配置架构》的研究论文中共享了关键开发内容,在明尼阿波利斯举行的41届计算机体系结构国际大会 (ISCA)上宣读此篇论文。这篇论文详细介绍了怎样应
  • 关键字: Altera  FPGA  可编程逻辑  

基于CPLD的LED显示屏控制电路设计

  •   引言   近年来,随着计算机技术和集成电路技术的飞速发展,得到广泛应用的大屏幕显示系统当属视频LED显示系统。在LED显示技术中,由于红色、绿色发光二极管的亮度、光效色差等性能也得到了很大的提高,加之计算机多媒体制作软件的发展,现在伪彩视频LED显示系统的制造成本大大降低,应用领域不断增加。这种伪彩色视频LED显示系统采用了计算机多媒体技术,全同步动态显示视频图像,图像清晰,亮度高,无拼缝,每种颜色的视频灰度等级已经由早期的16级灰度上升现在的256灰度,随着大规模集成电路和专用元器件的发展,256
  • 关键字: CPLD  LED  显示屏  

一种基于CPLD的单片机脉冲信号源设计

  •   单片机产生的脉冲信号源由于是靠软件实现的,所以输出频率及步进受单片机时钟频率、指令数和指令执行周期的限制。文中介绍了一种以CPLD为核心的脉冲信号源,脉冲信号源的参数(频率、占空比)由工控机通过I/O板卡设置,设定的参数由数码管显示,这种脉冲信号源与其它脉冲信号发生电路相比具有输出频率高、步进小(通过选用高速CPLD可提高频率及缩小步进)、精度高、参数调节方便、易于修改等优点。   1系统组成及工作原理   脉冲信号源电路核心采用一片可编程逻辑器件EPM7128SLC84—10,它属于
  • 关键字: CPLD  Altera  MAX7000  

基于CPLD的单片机与ISA总线接口的并行通信设计

  •   摘要:介绍了用ALTERA公司MAX7000系列CPLD芯片实现单片机与PC104ISA总线接口之间的关行通信。给出了系统设计方法及程序源代码。   关键词:CPLD ISA总线 并行通信   CPLD(Complex Programmable Logic Device)是一种复杂的用户可编程逻辑器件,由于采用连续连接结构,易于预测延时,从而使电路仿真更加准确。CPLD是标准的大规模集成电路产品,可用于各种数字逻辑系统的设计。近年来,由于采用先进的集成工艺和大指量生产,CPLD器件成本不断下降,集
  • 关键字: CPLD  ISA总线  并行通信  

一种基于ARM和CPLD的嵌入式视觉系统设计

  • 目前,关于视觉系统的研究已经成为热点,也有开发出的系统可供参考。但这些系统大多是基于PC机的,由于算法和硬件结构的复杂性而使其在小型嵌入式系统中的应用受到了限制。上述系统将图像数据采集后,视觉处理算法是在PC机上实现的。随着嵌入式微处理器技术的进步,32位 ARM处理器系统拥有很高的运算速度和很强的信号处理能力,可以作为视觉系统的处理器,代替PC机来实现简单的视觉处理算法。下面介绍一种基于ARM和 CPLD的嵌入式视觉系统,希望能分享嵌入式视觉开发过程中的一些经验。 1 系统方案与原理 在嵌入式视觉的
  • 关键字: ARM  CPLD  

硅谷采风

  •   4月初,笔者作为亚欧记者团的成员,访问了美国硅谷,以下是部分公司的趋势。   Lattice CEO: 新型FPGA是高增长的主要驱动力   定位于低成本、低功耗和小尺寸FPGA领导者的Lattice,2013财年营收达3.3亿美元,比2012年上升19%,其中以智能手机为代表的消费类产品线成长了180%,增速惊人。总裁兼CEO Darin Billerbeck说,公司主要驱动力是在新产品上,2013财年新产品占了该公司营收的45 %,而主流产品约44%,成熟产品只有10%左右。   Latti
  • 关键字: FPGA  IC  GEO  201406  

厂商联合应对日益复杂的SDR设计

  •   继去年“2013年ADI设计峰会”第一次共同举行新闻发布会以后,这是ADI公司与Xilinx第二次坐在一起面对媒体,此次共同发布的内容是面向电子设计工程师推介高效的系统级SDR(软件定义无线电)解决方案。   说实话,大家可能更关心这两家巨头公司为何会频频携手合作呢?   应对SDR设计工程师面临全新设计挑战   从快速发展的通讯市场来看,电子设备开发工程师面临着日益严峻的挑战。   首先是市场挑战。第一个是产品上市时间的压力,谁首先占领这个市场,谁就占领了先机;第二个
  • 关键字: ADI  Xilinx  FPGA  201406  

物联网时代本土芯片企业如何定位?

  • 自从2000年18号文件”颁布以来,中国已经拥有过超600余家的本土芯片设计企业,就在大家还在为“CPU,FPGA,DSP,Memory”这四大通用半导体器件而努力时,忽然来到了“物联网时代”,面对“低功耗、高性能、小型化、低成本”这4个并存的严苛条件,中国本土芯片企业该如何定位才能保证生存并发展,成了一个非常现实的课题。特别是当客户需求开始向系统级方向发展时,中国本土芯片产品如何形成可以满足需求的系统解决方案,这是一个大大的挑战。
  • 关键字: 物联网  MCU  FPGA  201406  

基于FPGA的多路相干DDS信号源设计

  • 摘要:传统的多路同步信号源常采用单片机搭载多片专用DDS芯片配合实现。该技术实现复杂,且在要求各路同步相干可控时难以实现。本文在介绍了DDS原理的基础上,给出了用Verilog_HDL语言实现相干多路DDS的工作原理、设计思路、电路结构。利用Modelsim仿真验证了该设计的正确性,本设计具有调相方便,相位连续,频率稳定度高等优点。 关键词:DDS;现场可编程门阵列(FPGA);相位累加器;Verilog_HDL 实现信号源的多路同步输出且各路间拥有固定的相位关系,在雷达、通信等多领域有着重要的应用。
  • 关键字: FPGA  DDS  

基于DSP+CPLD的嵌入式高速图像通信系统设计

  • 1 引言 随着现代的图形采集技术发展迅速,各种基于ISA,PCI,USB1.1等总线的图形采集卡速度已经不能满足用户的需求,而采用 USB2.0以后就可以解决这个传输速度上的瓶颈,USB2.0的速度是480Mbits/s,完全可以满足图像采集、传输以及后续处理的要求。系统中采用 DSP+CPLD的硬件设计方案,采用现场可编程芯片 CPLD及两片 SRAM构成的图像采集和存储系统,可以根据不同的需要进行现场编程,具有通用性好、价格相对便宜,易于系统调试,升级等特点。系统中 CPLD选择的型号是 ALTER
  • 关键字: DSP  CPLD  
共7021条 160/469 |‹ « 158 159 160 161 162 163 164 165 166 167 » ›|

cpld/fpga介绍

您好,目前还没有人创建词条cpld/fpga!
欢迎您创建该词条,阐述对cpld/fpga的理解,并与今后在此搜索cpld/fpga的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473