首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> av-over-ip

av-over-ip 文章 最新资讯

灿芯半导体推出DDR3/4, LPDDR3/4 Combo IP

  • 近日,一站式定制芯片及IP供应商——灿芯半导体(上海)股份有限公司宣布推出基于28HKD 0.9V/2.5V 平台的DDR3/4, LPDDR3/4 Combo IP 。该IP具备广泛的协议兼容性,支持DDR3, DDR3L, DDR4和LPDDR3, LPDDR4协议,数据传输速率最高可达2667Mbps,并支持X16/X32/X64等多种数据位宽应用。灿芯半导体此次发布的DDR3/4, LPDDR3/4 Combo IP集成高性能DDR&nb
  • 关键字: 灿芯半导体  DDR3/4   LPDDR3/4  Combo IP  

Imagination继续推动GPU创新—发布全新DXTP GPU IP将功效提升20%

  • Imagination于不久前正式发布了DXTP GPU IP,这款新产品的亮点在于,在标准图形工作负载下,其能效比(FPS/W)相比前代产品实现了高达20%的提升。作为GPU IP行业的领导者,截至2023年的公开数据显示,搭载Imagination IP授权的芯片累计出货量高达110亿颗。这些芯片广泛应用于移动设备(包括智能手机)、汽车、消费电子产品和电脑等多个领域。此次功效得到大幅提升的DXTP GPU的发布,正值在DeepSeek等大模型技术的推动下,边缘AI设备广泛兴起的产业转型期,功效更高的G
  • 关键字: Imagination  GPU  GPU IP  

Imagination:软件定义汽车时代,一场由算力驱动的出行革命

  • 当一辆汽车的性能不再由发动机排量决定,而是取决于车载芯片的算力与软件的智能程度,这场由" 软件定义汽车"(SDV)引发的产业革命已势不可挡。在2025 年CES 展会上,全球科技巨头纷纷亮出面向未来十年的智能汽车解决方案,而在这场技术竞速中,芯片架构的创新与人工智能的深度应用正在重塑整个汽车产业链。在这个背景之下,EEPW 与Imagination 的高级产品总监Rob Fisher进行了深度的交流采访,揭示了这场变革背后的技术逻辑与产业图景。Imagination 高级产品总监Rob
  • 关键字: 202503  Imagination  软件定义汽车  GPU IP  

Nordic Semiconductor赋能Matter over Thread智能庭院门锁

  • 丹麦智能安防公司 Secuyou 推出了一款由Nordic Semiconductor赋能的 Matter over Thread兼容无线智能锁。这种智能锁可以方便地安装在庭院门上,让房主无需钥匙就能通过智能手机进入家中。用户还可以远程向经授权的第三方(如可信赖的技工或家庭成员)提供访问权限。无缝兼容MatterSecuyou智能锁由Nordic Semiconductor nRF52840多协议SoC赋能,可通过智能锁与智能家居生态系统之间的Matter over
  • 关键字: Nordic  Matter over Thread  智能庭院门锁  智能门锁  

将lwIP TCP/IP堆栈整合至嵌入式应用的界面

  • 轻量化TCP/IP(lwIP)堆栈是TCP/IP协议的精简实作,专门设计用来缩减RAM内存的使用量,这使其非常适合用在嵌入式系统。它提供三种独特的应用程序编程接口(API):‧ 未封装的低阶API‧ 负责网络通讯的高阶 API‧ BSD 风格的socket套接字 API本文专注探讨使用未封装API接口的范例。运用未封装API建置callback回调函数的应用程序会由核心事件触发。尽管未封装API较socket套接字API更为复杂,但由于其处理负荷(overhead)较低,因此能提供高出许多的吞吐量。接着将
  • 关键字: lwIP  TCP/IP  堆栈整合  嵌入式应用  ADI  

芯科科技助力涂鸦智能打造Matter over Thread模块,简化Matter设备开发

  • 芯科科技(Silicon Labs)的愿景之一是让开发者每天都能够更轻松地开发无线物联网(IoT)。特别是在拥有相同愿景的合作伙伴的帮助下,我们每天都在取得进步。但是要想弥合知识水平和物联网开发之间的差距仍会面临一定的挑战。挑战由于物联网的快速崛起,消费者体会到了设备和生态系统之间的碎片化问题,这可能会阻碍物联网的采用。同时,集成最新的特性和功能对于开发者来说可能会很复杂。Matter的核心承诺之一是,它将通过互操作性来帮助解决这两项挑战。此时,寻求领域内专家的合作和专业知识就变得尤为重要。涂鸦智能就是这
  • 关键字: 芯科科技  涂鸦智能  Matter over Thread  Matter  

芯耀辉:差异化IP助力国产厂商解决路径依赖

  • 作为国产IC设计产业链中不可或缺的一环,国产IP授权厂商的不断涌现能够非常有效地提升国产IC设计产业的整体技术实力和行业竞争力。在ICCAD 2024上,5家领先的国产IP授权企业先后亮相,芯原微电子创始人、董事长兼总裁戴伟民,芯来科技创始人胡振波,锐成芯微CEO沈莉,奎芯科技联合创始人唐睿以及芯耀辉副总裁何瑞灵分别带来关于国产IP授权业务发展的介绍,为众多国内IC设计企业提供了开发高性能IC设计的技术底座。 作为一家成立不到五年的IP领军企业,芯耀辉专注于先进半导体IP研发和服务,凭借强大的自主研发能力
  • 关键字: 芯耀辉  IP  路径依赖  

新思科技推出业界首款连接大规模AI加速器集群的超以太网和UALink IP解决方案

  • 摘要:●   新思科技超以太网IP解决方案将提供高达1.6 Tbps的带宽,可连接多达一百万个端点。●   新思科技UALink IP解决方案将提供每通道高达200 Gbps的吞吐量,连接多达 1024 个加速器。●   全新超以太网和UALink IP是基于新思科技业界领先的以太网和PCIe IP研发的,这些 IP 共同实现了5000多例成功的客户流片。●   AMD、Astera Labs、Juniper Networks
  • 关键字: 新思科技  大规模AI加速器集群  超以太网  UALink IP  

芯原推出新一代高性能Vitality架构GPU IP系列

  • 芯原股份近日宣布推出全新Vitality架构的图形处理器(GPU)IP系列,具备高性能计算能力,广泛适用于云游戏、AI PC、独立显卡和集成显卡等应用领域。芯原新一代Vitality GPU架构显著提升了计算性能,并支持多核扩展,以进一步提升性能。该GPU架构集成了诸多先进功能,如一个可配置的张量计算核心(Tensor Core)AI加速器和一个32MB至64MB的三级(L3)缓存,提供强大的处理能力和出色的能效表现。此外,Vitality架构可单核支持多达128路云游戏,满足高并发和高画质的云端娱乐需求
  • 关键字: 芯原  Vitality架构  GPU IP  

IP Your Way——您提供规格,然后SmartDV为您生成定制IP

  • 无论是在出货量巨大的消费电子市场,还是针对特定应用的细分芯片市场,差异化芯片设计带来的定制化需求也在芯片设计行业中不断凸显,同时也成为了芯片设计企业实现更强竞争力和更高毛利的重要模式。所以,当您在为下一代SoC、ASIC或FPGA项目采购设计IP,或者寻求更适合的验证解决方案(VIP),以便更快更好地完成您的芯片设计项目的时候,SmartDV都可以快速且可靠地在其多元化的产品组合之上进行IP定制,以满足您期待的差异化设计需求。当大型IP供应商将其客户锁定在使用商品化的通用内核时,SmartDV就已经提供了
  • 关键字: IP Your Way  SmartDV  定制IP  

智权半导体/SmartDV力助高速发展的中国RISC-V CPU IP厂商走上高质量发展之道

  • 进入2024年,全球RISC-V社群在技术和应用两个方向上都在加快发展,中国国内的RISC-V CPU IP提供商也在内核性能和应用扩展方面取得突破。从几周前在杭州举行的2024年RISC-V中国峰会以及其他行业活动和厂商活动中,可以清楚地看到这一趋势。作为全球领先的IP供应商,SmartDV也从其中国的客户和志趣相投的RISC-V CPU IP供应商那里获得了一些建议和垂询,希望和我们建立伙伴关系携手在AI时代共同推动芯片产业继续高速发展。SmartDV也看到了这一新的浪潮。上一次在行业庆祝RISC-V
  • 关键字: 智权  SmartDV  RISC-V  CPU IP  

将ASIC IP核移植到FPGA上——如何确保性能与时序以完成充满挑战的任务!

  • 本系列文章从数字芯片设计项目技术总监的角度出发,介绍了如何将芯片的产品定义与设计和验证规划进行结合,详细讲述了在FPGA上使用IP核来开发ASIC原型项目时,必须认真考虑的一些问题。文章从介绍使用预先定制功能即IP核的必要性开始,通过阐述开发ASIC原型设计时需要考虑到的IP核相关因素,用八个重要主题详细分享了利用ASIC IP来在FPGA上开发原型验证系统设计时需要考量的因素。在上篇文章中,我们分享了第二到第四主题,介绍了使用FPGA进行原型设计时需要立即想到哪些基本概念、在将专为ASIC技术而设计的I
  • 关键字: ASIC IP  FPGA  SmartDV  

新思科技推出业内首款获得ISO/SAE 21434网络安全合规认证的IP产品,加速汽车安全领域发展

  • 摘要:●   新思科技ARC HS4xFS处理器IP和新思科技IP开发流程均通过独立审计机构SGS-TṺV Saar的ISO/SAE 21434认证。●   获得ISO/SAE 21434认证可应对不断变化的网络安全威胁,有助于在整个生命周期内为汽车系统提供长期的安全性与可靠性。●   经过安全风险分析(SRA)认证的新思科技ARC HS4xFS处理器IP助力开发者能够以安全的方式将IP集成到系统中,从而满足ISO/SAE 21434要求。●&n
  • 关键字: 新思科技  ISO/SAE 21434  网络安全合规认证  IP  汽车安全  

Nordic Semiconductor为Matter over Wi-Fi智能锁提供本地或远程访问功能

  • Anona Security Technology Limited发布了一款兼容Matter over Wi-Fi的智能锁,可安装在任何门上,为房主或经批准的访客提供远程无线门禁功能。Anona Holo智能锁集成了Nordic Semiconductor的 nRF5340高级多协议SoC 和nRF7002 Wi-Fi 6 Companion IC,可通过用户智能手机上的应用程序使用低功耗蓝牙无线连接,或使用智能锁与兼容的智能家居生态系统之间的 Matter over Wi-Fi 连接
  • 关键字: Nordic  Matter over Wi-Fi  智能锁  

将ASIC IP核移植到FPGA上——更新概念并推动改变以完成充满挑战的任务!

  • 本系列文章从数字芯片设计项目技术总监的角度出发,介绍了如何将芯片的产品定义与设计和验证规划进行结合,详细讲述了在FPGA上使用IP核来开发ASIC原型项目时,必须认真考虑的一些问题。文章从介绍使用预先定制功能即IP核的必要性开始,通过阐述开发ASIC原型设计时需要考虑到的IP核相关因素,用八个重要主题详细分享了利用ASIC所用IP来在FPGA上开发原型验证系统设计时需要考量的因素。在上篇文章中,我们介绍了将ASIC IP移植到FPGA原型平台上的必要性,并对原型设计中各种考量因素进行了总体概述,分析开发A
  • 关键字: ASIC IP  FPGA  SmartDV  
共851条 2/57 « 1 2 3 4 5 6 7 8 9 10 » ›|

av-over-ip介绍

您好,目前还没有人创建词条av-over-ip!
欢迎您创建该词条,阐述对av-over-ip的理解,并与今后在此搜索av-over-ip的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473