首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> asic-to-fpga

asic-to-fpga 文章 进入asic-to-fpga技术社区

FPGA研发之道(19)- “背靠大树好乘凉”--总线(下)

  •   如果说在PC时代,垄断PC江湖的是WINTEL(微软和英特尔),那么在移动互联网时代,最具有这个潜质的就是谷歌的andriod操作系统和ARM芯片。基于ARM公司授权的各型ARM处理器,基本上在各型嵌入式终端设备占据了垄断地位。“背靠大树好乘凉”,因此,用于作为ARM处理做片上系统互联的AMBA总线标准亦成为业界应用最广泛的标准。   AMBA总线事实上为三个总线标准的合集,分别是AHB、ASB、APB。ASB已逐渐被AHB所取代,现在使用最广泛的为AHB和APB总线,以及最
  • 关键字: FPGA  ARM  xilinx  

Plunify的InTime设计优化软件可支持Altera 的FPGA和SoC

  •   开创性FPGA软件供应商Plunify® Pte. Ltd.今日发布其支持Altera 的FPGA和SoC的InTimeTM设计优化软件。   Plunify的InTime软件借助于运算资源和机器学习技术,快速地生成解决设计问题的优化策略。   Altera软件和IP市场总监Alex Grbic说,“我们很高兴Plunify能成为我们的合作伙伴。与Plunify这样的公司合作使我们可以向客户提供更多相互支持的解决方案。”   Plunify的InTime软件能为A
  • 关键字: FPGA  Altera  SoC  

基于FPGA的软件无线电平台设计

  •   软件无线电的出现,是无线电通信从模拟到数字、从固定到移动后,由硬件到软件的第三次变革。简单地说,软件无线电就是一种基于通用硬件平台,并通 过软件可提供多种服务的、适应多种标准的、多频带多模式的、可重构可编程的无线电系统。软件无线电的关键思想是,将AD(DA)尽可能靠近天线和用软件来 完成尽可能多的无线电功能。   蜂窝移动通信系统已经发展到第三代,3G系统进入商业运行一方面需要解决不同标准的系统间的兼容性;另一方 面要求系统具有高度的灵活性和扩展升级能力,软件无线电技术无疑是最好的解决方案。用ASI
  • 关键字: FPGA  ASIC  

安森美半导体与ICs LLC合作,开发用于军事及航空应用的抗辐射加固ASIC

  •   推动高能效创新的安森美半导体(ON Semiconductor)与ICs LLC达成授权/开发协议,将能够抗辐射的专用集成电路(ASIC)推向市场。通过这协议产生的抗辐射加固设计(RHBD) ASIC将基于安森美半导体的ONC110 110纳米(nm)工艺,用于ASIC设计及生产。引入RHBD ASIC扩展了公司包含遵从国际武器贸易规章认证(ITAR)、美国国防微电子业务处(DMEA)可信供应商认证及DO-254支援的军事及航空产品阵容。   辐射测试已经显示这些ASIC在遭受超过100 MeVcm
  • 关键字: 安森美半导体  ASIC  

基于FPGA的LCD显示远程更新

  • LED显示屏的广泛应用使用户迫切需要实现对其远程控制,本文详细的介绍了LCD显示的远程更新,想要了解全面的信息请参照文章。
  • 关键字: FPGA  LCD  远程更新  TCP/IP协议  

Altera和IBM发布具有一致性共享存储器的FPGA加速POWER系统

  •   Altera公司和IBM今天发布了业界第一款基于FPGA的加速平台,通过IBM的一致性加速器处理器接口(CAPI),实现FPGA与POWER8 CPU顺畅的连接。这一可重新配置的硬件加速器在FPGA和处理器之间有共享虚拟存储器,显著提高了高性能计算(HPC)和数据中心应用的系统性能、效率和灵活性。在超级计算2014年度大会上,Altera和IBM展示的几种POWER8系统能够使用FPGA实现连续加速。   通过与OpenPOWER基金会一起工作,Altera和IBM开发了非常灵活的异构计算解决方案,
  • 关键字: Altera  IBM  FPGA  

ADI推出最新快速原型制作套件AD-FMCDAQ2-EB

  •   Analog Devices, Inc. (ADI: NASDAQ) 最近推出一款快速原型制作套件,其可简化宽动态范围 GSPA 数据转换器到 FPGA(现场可编程门阵列)的连接。 数字和模拟设计人员可以采用快速原型制作套件 AD-FMCDAQ2-EBZ ,在主要的 FPGA 平台(包括 Xilinx 的 UltraScale FPGA,以及 Zynq 用于雷达、仪器仪表、无线电和其它数据采集应用的所有可编程 SoC 器件)上快速地对高速 JEDEC JESD204B SerDes(串行器/解串器)G
  • 关键字: ADI  FPGA  SoC   

FPGA研发之道(18)-设计不是凑波形(八)总线(上)

  •   如果设计中有多个模块,每个模块内部有许多寄存器或者存储块需要配置或者提供读出那么实现方式有多种,主要如下:   实现方式一:可以在模块顶部将所有寄存器引出,提供统一的模块进行配置和读出。这种方式简单是简单,但是顶层连接工作量较大,并且如果配置个数较多,导致顶层中寄存器的数目也会较多。   实现方式二:通过总线进行连接,为每个模块分配一个地址范围。这样寄存器等扩展就可以在模块内部进行扩展,而不用再顶层进行过多的顶层互联。如下图所示:        那如果进行总线的选择,那么有一种
  • 关键字: FPGA  AVALON  

FPGA研发之道(17)-化繁为简

  •   有个笑话说,有个病人感冒了,于是去看医生,医生诊断后说,你得了感冒,但是我只会治疗肺炎,不如你回家再浇点凉水,把病恶化成肺炎,那我能治了。这个笑话展示了庸医误人。但是另一方面,从逻辑上来讲,医生则是一个把未知问题转化成已知问题的高手。   不说笑话,下面出两个题目,其分别是   问题1:运用数字电路,如何将一个时钟域的上升沿,转换成另一个时钟域的脉冲信号(单周期信号)。   问题2:运用数字电路,如何将一个时钟域的脉冲信号(单周期信号),转换成另一个时钟域的上升沿。   可能乍一看,这两个题目
  • 关键字: FPGA  数字电路  

FPGA研发之道(16)-可测性设计—从大数据开始说起

  •   当下,最火的学问莫过于《大数据》,大数据的核心思想就是通过科学统计,实现对于社会、企业、个人的看似无规律可循的行为进行更深入和直观的了解。FPGA的可测性也可以对FPGA内部“小数据”的统计查询,来实现对FPGA内部BUG的探查。   可测性设计对于FPGA设计来说,并不是什么高神莫测的学问。FPGA的可测性设计的目的在设计一开始,就考虑后续问题调试,问题定位等问题。要了解FPGA可测性设计,只不过要回答几个问题,那就是:   (1) 设计完成如何进行测试?   (2)
  • 关键字: FPGA  JTAG  

ASIC和SoC设计中嵌入式存储器的优化

  •   在传统的大规模ASIC和SoC设计中,芯片的物理空间大致可分为用于新的定制逻辑、用于可复用逻辑(第三方IP或传统的内部IP)和用于嵌入式存储三部分。   当各厂商为芯片产品的市场差异化(用于802.11n的无线DSP+RF、蓝牙和其他新兴无线标准)而继续开发各自独有的自定义模块,第三方IP(USB核、以太网核以及CPU/微控制器核)占用的芯片空间几乎一成未变时,嵌入式存储器所占比例却显著上升(参见图1)。        图1:当前的ASIC和SoC设计中,嵌入式存储器在总可用芯片
  • 关键字: ASIC  SoC  存储器  

FPGA研发之道(15)-设计不是凑波形(五)接口设计

  •   作为FPGA工程师来说,碰到新的问题是设计中最常见的事情了,技术发展趋势日新月异,所以经常会有新的概念,新的需求,新的设计等待去实现。不是每个通过BAIDU或者GOOGLE都有答案。   因此,新的设计经常会有,那如何实现?   假设,FPGA需要设计一个接口模块,那我们就需要了解一下几个问题:   (1) 同步接口还是异步接口模块;   (2) 有哪些信号,功能是什么?   (3) 信号之间时序关系是什么?   (4) 传递的效率能够达到多少;   (5) 等等!   谁会给予这些答
  • 关键字: FPGA  测试  接口  

FPGA研发之道(14)写在coding之前的铁律

  •   写在coding之前的那些铁律   (1)注释: 好的代码首先必须要有注释,注释至少包括文件注释,端口注释,功能语句注释。   文件注释:文件注释就是一个说明文:这通常在文件的头部注释,用于描述代码为那个工程中,由谁写的,日期是多少,功能描述,有哪些子功能,及版本修改的标示。这样不论是谁,一目了然。即使不写文档,也能知道大概。   接口描述:module的接口信号中,接口注释描述模块外部接口,例如AHB接口,和SRAM接口等等。这样读代码的人即可能够判断即模块将AHB接口信号线转换成SRAM接口
  • 关键字: FPGA  coding  时序  

基于FPGA的LCD显示远程更新

  •   1 项目背景   1.1 研究背景   LCD显示屏的应用越来越广,数量越来越多。LCD显示屏应用广泛,无处不在。小到家庭各种电器设备,大到军事设备。更常见是用于各种公共场合如体育馆、广场等商业用途。给我们传递一种更为直观、生动的信息。从此我们的生活发生了巨大改变。巨大的应用巨大的市场带来了巨大的商机。传统的显示器大多采用控制系统与显示界面集成在一起的方案,不便于实时管理与有效维护,不便于及时更新;也不便于人亲临恶劣的工作环境下进行人为操控。LED显示屏用户迫切需要实现对LED显示屏的远程控制。
  • 关键字: FPGA  LCD  Microblaze  

基于FPGA的Viterbi译码器设计及实现

  •   卷积码是广泛应用于卫星通信、无线通信等各种通信系统的信道编码方式。Viterbi算法是一种最大似然译码算法。在码的约束度较小时,它比其它概率译码算法效率更高、速度更快,译码器的硬件结构比较简单。随着可编程逻辑技术的不断发展,其高密度、低功耗、使用灵活、设计快速、成本低廉、现场可编程和反复可编程等特性,使FPGA逐步成为Viterbi译码器设计的最佳方法。项目目的是用FPGA实现一个Viterbi译码器。   一、译码器功能分析   译码器是一种具有“翻译”功能的逻辑电路,这
  • 关键字: FPGA  Viterbi  译码器  
共6795条 147/453 |‹ « 145 146 147 148 149 150 151 152 153 154 » ›|

asic-to-fpga介绍

您好,目前还没有人创建词条asic-to-fpga!
欢迎您创建该词条,阐述对asic-to-fpga的理解,并与今后在此搜索asic-to-fpga的朋友们分享。    创建词条

热门主题

ASIC-to-FPGA    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473