新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 13bit 40MS/s流水线ADC中的采样保持电路设计

13bit 40MS/s流水线ADC中的采样保持电路设计

作者: 时间:2012-09-26 来源:网络 收藏
14px/25px 宋体, arial; TEXT-TRANSFORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">

  本文设计了一个高速高精度的,可作为13 bit 40 MHz的前端模块。该为电容翻转结构,采用栅压自举开关提高了开关的线性度,其运算为增益提高型的折叠式共源共栅结构,达到了高速高增益的要求。仿真结果表明,整个的精度和速度满足了设计要求。


上一页 1 2 3 下一页

关键词: 13bit 流水线 ADC 采样 保持电路

评论


相关推荐

技术专区

关闭