使用HART兼容性简化模拟电流环路设计

图1:集成无源滤波器且支持HART的输入。
图中,R1和RSENSE组成一个250Ω系统端接阻抗。HART FSK信号从该处到HART调制解调器为交流耦合。通过精密100Ω的RSENSE电阻,将4mA至20mA模拟信号转换为0.4V至2V信号。然后,模拟低通滤波器衰减模拟信号中的HART FSK成分,接着将其输入ADC。二阶低通模拟滤波器带宽为25Hz,滚降为-40dB/十倍频程。该电路符合HART规范,可将HART FSK信号衰减至4mA至20mA满量程以下超过-60dB电平,确保HART FSK通信输入扰动不超过0.1%。
另一方面,该模拟低通滤波器在系统输入端的满量程跳变之后,建立至0.1%以内需大约70ms。这种较长的建立时间和低带宽性能不适合要求高速工作且不需要HART通信的系统。确实可以旁路模拟滤波器,但需要额外的模拟电路,比如开关或多路复用器。图2显示了支持HART的模拟输入的替代方案。

图2:支持HART的灵活带宽输入。
与上一个电路类似,HART FSK信号交流耦合至250Ω输入阻抗,而4mA至20mA信号通过100Ω的精密RSENSE电阻转换为0.4V至2V信号。然而本电路中,一个轻度的低通滤波器将信号带宽限制为27kHz左右,以便为系统提供免疫性和电磁兼容性(EMC)。系统输入端满量程跳变后,滤波器在40μs时间内建立至0.1%。
信号会被传递到带有内置数字滤波器的Σ-Δ型ADC,比如ADI公司的AD7173。数字滤波器可编程设置为较慢的工作速度模式和最优HART FSK信号抑制模式,或者在要求快速模拟输入时设置为快速工作模式。
AD7173支持多种工作模式。其中一种模式适合用来抑制HART FSK信号,将SINC3滤波器的陷波频率设为400Hz,或者可在较低HART FSK频率(1.2kHz)时提供深滤波器陷波并可在较高频率(2.2kHz)时提供大幅衰减的分数频率。图3中的曲线显示该数字滤波器的频率响应,及其与图1中模拟滤波器的比较。

图3:集成无源滤波器且支持HART的输入。
不幸的是,真实情况远没有那么简单。当一条完整的消息经过HART发送后,HART FSK调制信号频谱不仅在基频调制频率处包含电能,且在1.2kHz与2.2kHz载波之间、下方和上方包含频率分量。图4显示了HART FSK消息在ADC输入端的典型频谱,以及通过SINC3滤波器以400Hz陷波衰减时的频谱。本例中,主机发送HART命令3,从机响应该命令。
评论