新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 解析高速数/模转换器(DAC)的建立和保持时间

解析高速数/模转换器(DAC)的建立和保持时间

作者:时间:2009-03-06来源:网络收藏

介绍

本文引用地址:http://www.eepw.com.cn/article/189035.htm

  为了达到高速数/(

  为满足这些是需要求,用户需要分析数据源的传输延迟和抖动。传输延迟决定了时钟的标称定时要求,而抖动指标则决定了所允许的容限。为了解释这一关系,我们以具有1.5ns传输延迟的逻辑门电路为例。如果在逻辑门电路作用相同的时钟信号,MAX5891将刚好满足如图2所示的建立时间。这种情况下,对于温度漂移、时钟或数据抖动以及器件之间存在的差异都不具备任何设计裕量。

  可以采用两种方法对建立和时间进行优化,包括增加时钟延迟、一致的引线长度等。在数据源和之间增加时钟延迟有助于解决上述例子中的传输延迟问题。一致的数据源与输入引脚之间的引线长度可以确保抖动、漂移不会使某一位进入下一个时钟周期。需要注意的是,我们现在处理的是包含多条数据线的高速数据总线,任何时刻所有位都必须满足时序要求。

  结论

  处理高频数据的定时面临诸多挑战,解决这些难题需要设计人员或系统设计工程师充分理解具体信号链路中所有器件的规格。如果链路中任一器件的规格要求得不到满足,系统性能将会降低。性能的降低表现为输出精度的下降或限制时钟频率。



关键词: DAC 模转换器 保持

评论


相关推荐

技术专区

关闭