新闻中心

EEPW首页 > 电源与新能源 > 设计应用 > 高速电路传输线效应和信号完整性问题分析

高速电路传输线效应和信号完整性问题分析

作者:时间:2010-12-11来源:网络收藏

随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的设计,总线的工作频率也已经达到或者超过50MHZ,有一大部分甚至超过100MHZ。目前约80% 的设计的时钟频率超过50MHz,将近50% 以上的设计主频超过120MHz,有20%甚至超过500M。

本文引用地址:http://www.eepw.com.cn/article/180144.htm

当系统工作在50MHz时,将产生线;而当系统时钟达到120MHz时,除非使用设计知识,否则基于传统方法设计的PCB将无法工作。因此,质量仿真已经成为电子系统设计师必须采取的设计手段。只有通过电路仿真和先进的物理设计软件,才能实现设计过程的可控性。

线

基于上述定义的线模型,归纳起来,传输线会对整个电路设计带来以下
· 反射Reflected signals
· 延时和时序错误Delay Timing errors
· 过冲(上冲/下冲)Overshoot/Undershoot
· 串扰Induced Noise (or crosstalk)
· 电磁辐射EMI radiation

1 反射信号

在高速电路中,信号的传输如上图所示,如果一根走线没有被正确终结(终端匹配),那么来自于驱动端的信号脉冲在接收端被反射,从而引发不可预期效应,使信号轮廓失真。当失真变形非常显著时可导致多种错误,引起设计失败。同时,失真变形的信号对噪声的敏感性增加了,也会引起设计失败。如果上述情况没有被足够考虑,EMI将显著增加,这就不单单影响自身设计结果,还会造成整个系统的失败。

反射信号产生的主要原因:过长的走线;未被匹配终结的传输线,过量电容或电感以及阻抗失配。

2 延时和时序错误

信号延时和时序错误表现为:信号在逻辑电平的高与低门限之间变化时保持一段时间信号不跳变。过多的信号延时可能导致时序错误和器件功能的混乱。

通常在有多个接收端时会出现。电路设计师必须确定最坏情况下的时间延时以确保设计的正确性。信号延时产生的原因:驱动过载,走线过长。

3 过冲

过冲来源于走线过长或者信号变化太快两方面的原因。虽然大多数元件接收端有输入保护二极管保护,但有时这些过冲电平会远远超过元件电源电压范围,损坏元器件。

4 串扰

串扰表现为在一根信号线上有信号通过时,在PCB板上与之相邻的信号线上就会感应出相关的信号,我们称之为串扰。

信号线距离地线越近,线间距越大,产生的串扰信号越小。异步信号和时钟信号更容易产生串扰。因此解串扰的方法是移开发生串扰的信号或屏蔽被严重干扰的信号。

DIY机械键盘相关社区:机械键盘DIY



上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭