一种改进的增益增强共源共栅放大器的设计
2 电路仿真结果
整个运放及其偏置电路采用SMIC 0.18μmCMOS混合信号工艺进行设计,并在Cadence环境下用Specture进行模拟仿真,电源电压3.3V,负载电容3 pF。对电路进行AC仿真,仿真结果显示电路直流增益119.3 dB,单位增益带宽378.1 MHz,相位裕度60°,如图7所示。本文引用地址:https://www.eepw.com.cn/article/178954.htm
4 结语
介绍了一种折叠式共源共栅运算放大器的设计。实际的设计仿真值为:小信号低频电压增益119.3 dB;单位增益带宽378.1 MHz;相位裕度60°;建立时间7.9 ns;电源电压3.3 V;共模输入范围600 mV~3.3 V;电压输出范围0.6~3.1 V;负载电容3 pF;功耗为39 mW。整个设计满足设计指标要求,并应用于欠采样技术的12 b,60 MHz流水线ADC设计中。
评论