自动反馈调节时钟恢复电路设计
该电路设计没有用PLL来产生一个4倍于发送端时钟频率的高速时钟信号,而且此电路数据恢复速度快,数据即来即收,整个电路包括后继功能电路都采用同一个时钟,这使得系统电路设计十分简单、高效而且易于实现。
1.2 锁相环及延时逻辑电路
一般的过采样时钟恢复设计都是用模拟锁相环来产生4倍于发送端系统时钟频率的高频时钟并以此来对数据进行过采样,这样功耗大不说,其模拟和相应的数字模块设计也比较复杂。而本文设计的反馈调节电路,利用的是锁相环里压控振荡器中的延时单元电路的延时能力,这既没有增加锁相环的设计难度,又简化了数字处理逻辑,而且降低了系统功耗,其锁相环及其压控振荡器的延时单元结构框图如图2和图3所示,图4为其延时逻辑电路,其中数据首先经过此延时逻辑电路后分为三路,再通过零延时逻辑电路、四分之一延时逻辑电路、二分之一延时逻辑电路得到三路相差四分之一延时的信号。其信号之间的延时关系如图5所示。本文引用地址:https://www.eepw.com.cn/article/152237.htm
评论