新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 安森美半导体完整ESD及EMI保护方案

安森美半导体完整ESD及EMI保护方案

作者:时间:2011-10-24来源:电子产品世界收藏

  对于电子产品而言,保护电路是为了防止电路中的关键敏感型器件受到过流、过压、过热等冲击的损害。保护电路的优劣对电子产品的质量和寿命至关重要。随着消费类电子产品需求的持续增长,更要求有强固的静电放电()保护,同时还要减少不必要的电磁干扰()/射频干扰(RFI)噪声。此外,消费者希望最新款的消费电子产品可以用小尺寸设备满足越来越高的下载和带宽能力。随着设备的越来越小和融入性能的不断增加,以及许多情况下的/RFI抑制已无法涵盖在驱动所需接口的新一代IC当中。

本文引用地址:http://www.eepw.com.cn/article/124935.htm

  另外,先进的系统级芯片(SoC)设计都是采用几何尺寸很小的工艺制造的。为了优化功能和芯片尺寸,IC设计人员一直在不断减少其设计的功能的最小尺寸。IC尺寸的缩小导致器件更容易受到电压的损害。

  过去,设计人员只要选择符合规范的一个保护产品就足够了。因此,大多数保护产品的数据表只包括符合评级要求。由于集成电路变得越来越敏感,较新的设计都有保护元件来满足标准评级,但ESD冲击仍会形成过高的电压,有可能损坏IC。因此,设计人员必须选择一个或几个保护产品,不仅要符合ESD脉冲要求,而且也可以将ESD冲击钳位到足够低的电压,以确保IC得到保护。

  

 

  图1:美国静电放电协会(ESDA)的ESD保护要求

  先进技术实现强大ESD保护

  半导体的ESD钳位性能备受业界推崇,钳位性能可从几种方法观察和量化。使用几个标准工具即可测量独立ESD保护器件或集成器件的ESD钳位能力,包括ESD保护功能。第一个工具是ESD ESD脉冲响应截图,显示的是随时间推移的钳位电压响应,可以看出ESD事件中下游器件的情形。

  

 

  图2:ESD钳钳位截图


上一页 1 2 3 4 5 下一页

评论


相关推荐

技术专区

关闭