新闻中心

EEPW首页 > 测试测量 > 设计应用 > USB 3.0测试宝典 (上)

USB 3.0测试宝典 (上)

作者:时间:2017-01-12来源:网络收藏
随着主流市场即将演进到SuperSpeedUSB,许多设计团队正力图加快设计认证。本文将为您提供专家建议参考,帮助您轻松完成这一过程。

本文引用地址:http://www.eepw.com.cn/article/201701/337904.htm

尽管市场上已经出现了早期的USB3.0产品,但主流市场转向Super SpeedUSB还有待时日。部分原因在于,USB2.0接口无所不在,且生产成本低廉。高带宽设备(如摄像机和存储设备)已经率先演进到SuperSpeedUSB。但就目前而言,基于成本因素考虑,USB3.0实施仍限于较高端的产品。

大规模部署任何新的行业标准(包括USB3.0)都存在内在挑战。此外,USB2.0到USB3.0并非简单的跳跃,其性能提高了十倍之多。尽管性能得到大幅度提升,但消费者对低成本互连设备的预期并没有改变。这就给工程师们带来了明显的压力,需要在一个原本速度很低的信号通道上传输高速率信号,同时要在各种条件下保证可靠性、互操作能力和高性能。为保证物理层(PHY)一致性和认证,测试变得空前关键或重要。

USB3.0拥有许多其它高速串行技术(如PCIExpress和串行ATA)共有的特点:8b/10b编码,明显的通道衰减,扩频时钟。本文将介绍一致性测试方法及怎样对发射机、接收机及线缆和互连进行最精确的、可重复的测量。在掌握了这些窍门之后,您便可以更有效地准备SuperSpeedPIL(PlatformIntegrationLab)之行了。

HighSpeedVs.SuperSpeed

USB3.0满足了市场对于更高带宽下实时体验应用的需求。目前USB设备达数十亿,因而USB3.0也提供了向下兼容能力,支持传统USB2.0设备。然而,USB2.0和3.0在物理层有多种差异(表1)。

SuperSpeedUSB

USB2.0

数据速率

5.0Gb/s

480Mb/s

信号特性

8b/10b解码,AC耦合,SSC(扩频时钟)

NRZI解码,DC耦合,无SSC

总线电源

150mV的un-configured电源

和900mA的configuredpower

100mA的un-configured和休眠状态的器件,和500mV的configured器件

插拔/交换

异步事件处理

设备轮询

电源管理/链路控制

带有空闲,待机和休眠的优化的电源管理模式

有延时的进入和退出的Port级别的休眠

电缆/接口

两对差分线,全双工屏蔽式的双绞线

一对差分线,半双工的非屏蔽的双绞线

表1.USB2.0和SuperSpeedUSB物理层区别

SuperSpeedUSB一致性测试已经有明显变化,以适应更高速接口带来的新挑战。USB2.0接收机验证需要执行接收机灵敏度测试。USB2.0设备必须对150mV及以上的测试包做出响应,并且忽略100mV以下的信号。

SuperSpeedUSB接收机必须面对更多的信号损伤,因此测试要求要比USB2.0更加苛刻。设计人员还必须考虑传输线效应,在发射机中使用均衡技术(包括去加重),在接收机中使用连续时间线性均衡技术(CTLE)。此外,现在还要求在接收机上进行抖动容限测试,使用扩频时钟(SSC)和异步参考时钟可能会导致互操作能力问题。

评估USB3.0串行数据链路另一个重要部分是被测波形与互连通道的联系非常复杂。不能再认为只要发射机输出满足了眼图模板,电路就一定能在传输损耗满足要求的通道中正常工作。想了解发射机余量一定时的最差的传输通道,您需要在一致性测试要求以外建立通道和线缆组合模型,使用通道建模软件,分析通道效应(图1)。

图1.软件工具,可以针对参考测试通道分析USB3.0通道效应。

发射机一致性测试

通过使用各种测试码型以帮助进行发射机测试(表2)。每种码型都是根据与评估码型的测试有关的特点而选择的。CP0(一种D0.0加扰序列)用来测量确定性抖动(Dj),如数据相关抖动(DDJ)。CP1(一种未加扰D10.2全速率时钟码型)不生成DDJ,因此更适合评估随机性抖动(RJ)。


上一页 1 2 下一页

关键词: USB30测

评论


技术专区

关闭