新闻中心

EEPW首页 > 电源与新能源 > 设计应用 > 一种基于DDS的宽带频率合成的设计

一种基于DDS的宽带频率合成的设计

作者:时间:2012-02-20来源:网络收藏

摘要:针对高性能芯片AD9858器,分析的工作原理,给出器的原理框图和实现过程,并对软件控制流程进行了详细说明,结合理论时系统的相位噪声和杂散性能做了简要分析和计算,最后获得测试结果验证了AD9858器有较好的相位噪声和杂散,达到了预期的目标。
关键词:直接数字频率合成;AD9858;YTO;鉴相

目前频率合成主要有3种方法:直接模拟合成法、锁相环合成法和直接数字合成法。直接模拟合成法利用倍频(乘法)、分频(除法)、混频(加法与减法)及滤波,从单一或几个参数频率中产生多个所需的频率。该方法频率转换时间快(小于100 ns),但杂散谱太多,难以抑制。锁相环合成法通过锁相环完成频率的加、减、乘、除运算。该方法结构简化、便于集成.且频谱纯度高,目前使用比较广泛,但存在高分辨率和快转换速度之间的矛盾,一般只能用于大步进频率合成技术中。直接数字合成()是近年来迅速发展起来的一种新的频率合成方法。它的优点主要是输出频率相对带宽较宽,频率转换时间短,频率分辨率极高,相位变化连续,输出波形的灵活性,并且DDS中几乎所有部件都属于数字电路,易于集成,功耗低、体积小、重量轻、可靠性高,且易于程控,使用相当灵活,因此性价比极高。DDS也有局限性,主要表现在:输出频带范围有限,输出杂散大。

1 DDS工作原理
DDS的基本原理是利用采样定理,通过查表法产生波形。DDS的结构有很多种,其基本的电路原理可用图1来表示。

本文引用地址:http://www.eepw.com.cn/article/177882.htm

b.JPG


相位累加器由N位加法器与N位累加寄存器级联构成。每来一个时钟脉冲fs,加法器将频率控制字k与累加寄存器输出的累加相位数据相加,把相加后的结果送至累加寄存器的数据输入端。累加寄存器将加法器在上一个时钟脉冲作用后所产生的新相位数据反馈到加法器的输入端,以使加法器在下一个时钟脉冲的作用下继续与频率控制字相加。这样,相位累加器在时钟作用下,不断对频率控制字进行线性相位累加。由此可以看出,相位累加器在每一个时钟脉冲输入时,把频率控制字累加一次,相位累加器输出的数据就是合成信号的相位,相位累加器的溢出频率就是DDS输出的信号频率。
目前DDS芯片有很多,但考虑到杂散的抑制以及频率的精度,所以选用的是AD9858芯片。AD9858的工作频率最高可达1 GHz,由于该芯片在时钟输入端提供有二分频器,因而其外部时钟最高可达2 GHz。AD9858内部集成有10位数模转换器,其频率分辨率(即频率累加器位数)为32位,可输出高达450 MHz的信号。而其内部集成的可编程快锁充电泵(CP)和150 MHz的鉴相器(PFD)使其非常适合于高速DDS和锁相环结合应用的场合;同时,它还提供有模拟混频器,可适用DDS、PLL和混频器相结合的应用场合。此外,AD9858的杂散抑制性能和谐波抑制性能也非常突出。

2 电路
本方案主要有振荡器、分频模块、AD9858、低通滤波器、环路滤波器、YTO驱动电路组成。利用DDS替代小数分频实现频率的微步进。
2.1 硬件原理
工作原理框图如图2所示。

c.JPG


YTO振荡器输出作为锁相环路的反馈信号,由于AD9858的时钟最高可达2 GHz,所以反馈信号须经过四分频器后才能作为AD9858的参考时钟fsysclk,参考时钟fsysclk首先经过内置的2分频作为DDS的采用时钟。CPU根据YTO理论振荡频率计算出频率控制字,然后送给AD9858频率控制字寄存器,AD9858的输出的频率f0经过150 MHz低通滤波器后和频率参考fr进行鉴相,这里鉴相器用的是AD9858内部集成的鉴相器,鉴相器输出的是电流信息,它是由内部集成的可编程快锁充电泵(CP)来提供的,这个电流不能直接来驱动YTO,所以经过二阶的无源环路滤波器转换成误差电压,经YTO驱动电路后来控制YTO调频线圈,来锁定YTO的频率。
2.2 AD9858的控制及软件流程
AD9858有2种工作模式:点频模式和扫描模式。点频模式,只要将控制寄存器(CFR)和频率控制字(FTW)配置完毕,就可打开该功能。其中控制寄存器(CFR)是一个32位的寄存控器,有4个字节,分别对应的地址为0x00,0x01,0x02和0x03。本方案采用AD9858内置150 MHz鉴相器,初始化时配置鉴相器位和极性位,关闭模拟混频器。
频率调节字的计算公式:
频率控制字(FTW)=fox232/fsysclk (f0:输出频率fsysclk:参考时钟)

鉴相器相关文章:鉴相器原理

上一页 1 2 下一页

评论


相关推荐

技术专区

关闭